[实用新型]一种BMC数据安全加速卡有效
申请号: | 201820093623.1 | 申请日: | 2018-01-19 |
公开(公告)号: | CN207801953U | 公开(公告)日: | 2018-08-31 |
发明(设计)人: | 苏振宇 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | H04L9/06 | 分类号: | H04L9/06;H04L9/30;H04L9/32 |
代理公司: | 济南舜源专利事务所有限公司 37205 | 代理人: | 刘晓政 |
地址: | 450000 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电源芯片 密码芯片 随机数发生器 晶体振荡器 数据安全 下载 调试 本实用新型 时钟频率 时钟输入 | ||
1.一种BMC数据安全加速卡,其特征在于:包括:FPGA芯片、密码芯片1、密码芯片2、FPGA配置芯片、随机数发生器、电源芯片1、电源芯片2、50MHz晶体振荡器、下载口K1、调试口K2;FPGA芯片通过IO总线分别与密码芯片1、密码芯片2、FPGA配置芯片、随机数发生器、下载口K1和调试口K2连接;
所述电源芯片1、电源芯片2和随机数发生器均与5V电源连接,电源芯片1分别与密码芯片1、密码芯片2、FPGA配置芯片和FPGA芯片连接,电源芯片2与FPGA芯片连接;
所述50MHz晶体振荡器与FPGA芯片连接,用于为FPGA芯片提供时钟输入,作为工作的时钟频率。
2.根据权利要求1所述的BMC数据安全加速卡,其特征在于:所述FPGA芯片包括状态机控制器、RAM、ROM和eSPI总线物理接口,所述RAM为双端口RAM,RAM分别与状态机控制器和eSPI总线物理接口连接,所述状态机控制器用于密码芯片1的逻辑功能控制,运行国密SM1算法,并通过RAM对SM1算法加密数据进行缓存;所述状态机控制器用于密码芯片2的逻辑功能控制,进行国密SM2和SM3算法,通过ROM对国密SM2算法的签名值和密钥、国密SM3算法的摘要值数据进行存储;所述FPGA芯片通过eSPI总线物理接口与服务器的BMC连接。
3.根据权利要求2所述的BMC数据安全加速卡,其特征在于:所述FPGA芯片采用型号为EP3C25F256C8的IC器件。
4.根据权利要求2所述的BMC数据安全加速卡,其特征在于:所述FPGA配置芯片采用EPCS8芯片。
5.根据权利要求2所述的BMC数据安全加速卡,其特征在于:所述电源芯片1采用型号为TPS767D301的电源转换芯片,所述电源芯片1将5V电压转换为3.3V电压后分别与加密芯片1、加密芯片2和FPGA配置芯片连接;所述电源芯片1将5V电压转换为2.5V电压后与FPGA芯片的锁相环引脚连接。
6.根据权利要求2所述的BMC数据安全加速卡,其特征在于:所述电源芯片2采用型号为TPS54612PWP的电源转换芯片,所述电源芯片2将5V电压转换为1.2V电压后与FPGA芯片的内核电路连接。
7.根据权利要求2所述的BMC数据安全加速卡,其特征在于:所述下载口K1和调试口K2均为JTAG接口。
8.根据权利要求2所述的BMC数据安全加速卡,其特征在于:所述密码芯片1采用型号为SSX30-C的安全芯片。
9.根据权利要求2所述的BMC数据安全加速卡,其特征在于:所述密码芯片2采用型号为HSM2A的安全芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201820093623.1/1.html,转载请声明来源钻瓜专利网。