[实用新型]一种SPI接收控制逻辑电路有效

专利信息
申请号: 201820328218.3 申请日: 2018-03-12
公开(公告)号: CN207946810U 公开(公告)日: 2018-10-09
发明(设计)人: 党宗学 申请(专利权)人: 党宗学
主分类号: G06F13/40 分类号: G06F13/40
代理公司: 暂无信息 代理人: 暂无信息
地址: 474173 河*** 国省代码: 河南;41
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 控制电路 输入端 位时钟 串行数据接收电路 输出端 读控制电路 接收控制 接片 控制逻辑电路 片选控制电路 可调的 控制线 电路
【说明书】:

一种SPI接收控制逻辑电路是由读控制电路,位时钟控制电路,串行数据接收电路,片选控制电路连接构成,其中,读控制电路的输出端接串行数据接收电路的输入端,接片选控制电路的输入端;位时钟控制电路的输出端接串行数据接收电路的输入端,位时钟控制电路的输出端接片选控制电路的输入端。一种SPI接收的控制逻辑电路具有电路简单,控制线少,位时钟速率可调的优点。

技术领域

本实用新型涉及集成电路技术领域,尤其涉及到一种SPI接收控制逻辑电路。

背景技术

SPI接口是一种常用的通信接口,SPI接口具有控制过程简单,通信稳定,传输的速率较高的特点,已被广泛集成在各种控制器,借助控制器,以及软件来实现SPI主接口的控制。在实际的SPI接口使用中,常常会用到接口转换,即用其它的接口来控制SPI主接口,例如用PCI接口,并口等;这将造成SPI使用上的不便性;同时,当使用接口转换控制时,由于控制的信号线较多,由片选信号,写操作信号,写使能信号,中断输出信号等,造成控制的时序比较复杂,对一般的使用者来说,掌握好各个控制信号来说,不是一件易事。基于此,研究一种具有较少控制信号来控制SPI主控制器的接收过程具有重要意义,它可以使电路复杂性大大降低,理解SPI主控制器的接收过程更容易。

发明内容

本实用新型所要解决的技术问题在于克服现有SPI主控制器接收中,需要外部接口控制线较多的不足,提供了一种SPI接收控制逻辑电路。一种SPI接收控制逻辑电路具有电路简单,控制线少,位时钟速率可调的优点。

解决上述问题采用的技术方案是:

本实用新型利用集成电路U1(CD4051),U2(CD4040B),U3(DM74LS85),进行SPI接口片选信号控制;利用集成电路U4(SN54LS292),有源晶振Y1,以及外围的电阻,按钮SW1~SW5,进行位时钟信号的设置;利用连接器J1,J3,集成电路U5(DM74LS564),U7(74LS164),进行SPI串行数据的接收控制,其中,集成电路U7进行数据串并转换,集成电路U5进行并行数据的锁存,连接器J3输出并行数据。

附图说明

图1是本实用新型电气原理方框图。

图2是图1中读控制电路,位时钟控制电路,串行数据接收电路,片选控制电路的电子线路原理图。

具体实施方式

下面结合附图和实施例对本实用新型做进一步详细说明。

实施例1

在图1中,本实用新型一种SPI接收控制逻辑电路是由读控制电路,位时钟控制电路,串行数据接收电路,片选控制电路连接构成,其中,读控制电路的输出端接串行数据接收电路的输入端;读控制电路的输出端接片选控制电路的输入端;位时钟控制电路的输出端接串行数据接收电路的输入端,位时钟控制电路的输出端接片选控制电路的输入端。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于党宗学,未经党宗学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201820328218.3/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top