[实用新型]一种IIC总线直接访问帧存储器电路装置有效
申请号: | 201820414768.7 | 申请日: | 2018-03-26 |
公开(公告)号: | CN207946811U | 公开(公告)日: | 2018-10-09 |
发明(设计)人: | 党宗学 | 申请(专利权)人: | 党宗学 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 474173 河*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 串口处理电路 电路装置 控制电路 帧存储器 直接访问 输出端 输入端 帧缓冲 时钟电路 转换电路 连接线 纯硬件 外设 电路 | ||
一种IIC总线直接访问帧存储器电路装置是由时钟电路、IIC转换电路、串口处理电路、帧缓冲控制电路连接构成。其中,时钟电路的输出端接帧缓冲控制电路的输入端;IIC转换电路的输出端接串口处理电路的输入端;串口处理电路的输出端接帧缓冲控制电路的输入端。一种IIC总线直接访问帧存储器电路装置具有电路简单、IIC外设连接线少、纯硬件实现的优点。
技术领域
本实用新型涉及集成电路技术领域,尤其涉及到一种IIC总线直接访问帧存储器电路装置。
背景技术
IIC总线作为串口通信的一种,已被广泛的使用。IIC总线具有以下优点:IIC总线是同步通信的一种特殊形式,具有接口线少、控制简单、器件封装形式小、通信速率较高等。IIC总线已被广泛用于外设之间数据的交换,与计算机,及一些小型的控制设备或装置之间的数据信息传输。帧缓冲器是我们常用的存储器,它具有独立的双边读写控制,读写速度快等优点,它广泛地用在数据暂存,程序运行,数据缓存控制,高低速外设访问速度匹配中。
帧缓冲存储器的使用也已经很广泛。使用IIC接口直接访问帧缓冲存储器,能给使用者带来极大的方便,究其原因是对外接口少,连接简单。研究一种IIC总线直接访问帧存储器电路装置控制具有重要意义。现有的帧缓冲存储电路控制实现方式主要有:一是,利用单片机芯片,来实现数据接收,并将数据存入帧缓冲存储器的地址单元中;二是,利用CPLD芯片,实现帧缓冲存储的读与写控制程序,此后,借助硬件设计工具,将程序转变为硬件电路,烧写到CPLD中,来实现帧缓冲存储的访问。现有的实现方式存在一些不足:电路复杂;需要控制器参与;需要软件程序;对外通信连接线较多。
发明内容
本实用新型所要解决的技术问题在于克服现有的帧缓冲存储电路需要控制器,需要软件程序控制,以及电路相对复杂的不足,提供了一种IIC总线直接访问帧存储器电路装置。一种IIC总线直接访问帧存储器电路装置具有电路简单、IIC外设连接线少、纯硬件实现的优点。
解决上述问题采用的技术方案是:
本实用新型采用集成电路U2(OD2101),连接器J2接收IIC主外设发送的数据,将IIC数据转换为串行数据;采用集成电路U3(AL422B),连接器J3,进行帧缓冲存储器读与写操作;采用集成电路U1(IDT7132),进行串口协议处理,并将接收的并行数据转变为串行数据。
附图说明
图1是本实用新型电气原理方框图。
图2是图1中时钟电路、IIC转换电路、串口处理电路、帧缓冲控制电路的电子线路原理图。
具体实施方式
下面结合附图和实施例对本实用新型做进一步详细说明。
实施例1
在图1中,本实用新型一种IIC总线直接访问帧存储器电路装置是由时钟电路、IIC转换电路、串口处理电路、帧缓冲控制电路连接构成。时钟电路的输出端接帧缓冲控制电路的输入端;IIC转换电路的输出端接串口处理电路的的输入端;串口处理电路的输出端接帧缓冲控制电路的输入端。
在图2中,本实用新型时钟电路是由有源晶振Y1产生,其中,有源晶振Y1的型号为22.1184M,Y1的引脚2接地,Y1的引脚4接5V,Y1的引脚3输出时钟信号,输入到集成电路U1的引脚4,输入到集成电路U3的引脚9。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于党宗学,未经党宗学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201820414768.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种SPI接收控制逻辑电路
- 下一篇:一种地理信息自助查询装置