[实用新型]一种应用于可逆逻辑电路的Fediken门电路有效
申请号: | 201820681063.1 | 申请日: | 2018-05-09 |
公开(公告)号: | CN208190631U | 公开(公告)日: | 2018-12-04 |
发明(设计)人: | 王仁平;刘东明;施隆照 | 申请(专利权)人: | 福州大学 |
主分类号: | H03K19/20 | 分类号: | H03K19/20;H03K19/0175 |
代理公司: | 福州元创专利商标代理有限公司 35100 | 代理人: | 蔡学俊 |
地址: | 350108 福建省福*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 门电路 电路 可逆逻辑 本实用新型 传播延时 传输管 传输门 管子 减小 应用 | ||
1.一种应用于可逆逻辑电路的Fediken门电路,其特征在于:包括第一传输门T1、第二传输门T2、第三传输门T3、第四传输门T4、第一反相器、以及第二反相器;
每个传输门均包括相互并联的两个晶体管,定义两个晶体管并联的两个节点分别为传输门的输入端与输出端,两个晶体管的控制端分别为传输门的两个控制端,其中两个控制端的所施加的逻辑电平相反,分别定义为正向控制端与反向控制端;
第一传输门T1的输入端与第四传输门T4的输入端相连,并作为Fediken门电路的输入端B;第一反相器的输入端分别与第一传输门T1的反向控制端、第二传输门T2的正向控制端、第三传输门T3的反向控制端、以及第四传输门T4的正向控制端相连,并作为Fediken门电路的输入端A;第二传输门T2的输入端与第三传输门的输入端相连,并作为Fediken门电路的输入端C;
所述第一反相器的输出端分别连接至第一传输门T1的正向控制端、第二传输门T2的反向控制端、第二反相器的输入端、第三传输门T3的正向控制端、以及第四传输门T4的反向控制端;所述第二反相器的输出端作为Fediken门电路的输出端P;
第一传输门T1的输出端与第二传输门T2的输出端相连,并作为Fediken门电路的输出端Q;
第三传输门T3的输出端与第四传输门T4的输出端相连,并作为Fediken门电路的输出端R。
2.根据权利要求1所述的一种应用于可逆逻辑电路的Fediken门电路,其特征在于:每个传输门中相互并联的两个晶体管均为MOS管。
3.根据权利要求2所述的一种应用于可逆逻辑电路的Fediken门电路,其特征在于:每个传输门中相互并联的两个晶体管分别为PMOS管与NMOS管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福州大学,未经福州大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201820681063.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种应用于可逆逻辑电路的TOF门电路
- 下一篇:时频模块