[实用新型]行波进位加法器及应用其的数据运算单元、芯片、算力板和计算设备有效
申请号: | 201820987781.1 | 申请日: | 2018-06-25 |
公开(公告)号: | CN208607648U | 公开(公告)日: | 2019-03-15 |
发明(设计)人: | 刘杰尧;张楠赓;吴敬杰;马晟厚 | 申请(专利权)人: | 北京嘉楠捷思信息技术有限公司 |
主分类号: | G06F7/502 | 分类号: | G06F7/502 |
代理公司: | 北京律诚同业知识产权代理有限公司 11006 | 代理人: | 梁挥;祁建国 |
地址: | 100094 北京市海淀区*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 行波进位加法器 进位 数据运算单元 本实用新型 计算设备 运算数据 全加器 输出端 输入端 级联 力板 芯片 互补结构 运算结果 输出 加法器 减小 延迟 运算 应用 | ||
1.一种行波进位加法器,其特征在于,包括:
多个输入端,用于提供运算数据和进位输入;
多个输出端,用于将运算结果输出并提供进位输出;
至少一组级联的全加器,连接在所述输入端和所述输出端之间,用于对所述输入端的所述运算数据和所述进位输入进行运算;
其中,所述级联的全加器之间为互补结构。
2.如权利要求1所述的行波进位加法器,其特征在于,所述互补结构为所述级联的全加器的进位输入和进位输出之间互为反相。
3.如权利要求2所述的行波进位加法器,其特征在于,所述级联的全加器包括第一全加器以及第二全加器,所述第一全加器向所述第二全加器提供反相的进位信号,所述第二全加器接收所述反相的进位信号并提供同相的进位信号。
4.如权利要求3所述的行波进位加法器,其特征在于,所述级联的全加器为多组级联。
5.如权利要求4所述的行波进位加法器,其特征在于,所述输入端包括第一输入端、第二输入端、第三输入端、第四输入端以及第五输入端;所述输出端包括第一输出端、第二输出端以及第三输出端;所述第一输入端、所述第二输入端、所述第三输入端以及所述第四输入端提供所述运算数据,所述第五输入端提供所述进位输入;所述第一输出端输出所述第一全加器的运算结果,所述第二输出端输出所述第二全加器的运算结果,所述第三输出端提供所述进位输出。
6.如权利要求5所述的行波进位加法器,其特征在于,所述第一全加器包括:
第一异或门,其输入与所述第一输入端、所述第二输入端连接;
第二异或门,其中一个输入与所述第五输入端连接,另一个输入与所述第一异或门的输出连接;
所述第二异或门的输出连接所述第一输出端;
与或非门,其第一组的两个输入与所述第一输入端、所述第二输入端连接,其第二组的两个输入与所述第一异或门的输出以及所述第五输入端连接;其输出与所述第三输出端连接。
7.如权利要求6所述的行波进位加法器,其特征在于,所述第二全加器包括:
同或门,其输入与所述第一输入端、所述第二输入端连接;
异或门,其中一个输入与所述第五输入端连接,另一个输入与所述同或门的输出连接;
所述异或门的输出连接所述第二输出端;
与非门,其输入与所述第一输入端、所述第二输入端连接;
或门,其输入与所述同或门的输出以及所述第五输入端连接;
与非门,其输入分别连接所述与非门、所述或门的输出端,其输出与所述第三输出端连接。
8.一种数据运算单元,包括互联连接的控制电路、运算电路、存储电路,以及一个或多个行波进位加法器,其特征在于:所述行波进位加法器为权利要求1-7中任意一种所述的行波进位加法器。
9.一种芯片,其特征在于,包括权利要求8中所述的任意一种数据运算单元。
10.一种用于计算设备中的算力板,其特征在于,包括多个权利要求9中所述的任意一种所述芯片,所述芯片安装于所述算力板上。
11.一种计算设备,包括电源板、控制板、连接板、散热器以及多个算力板,所述控制板通过所述连接板与所述算力板连接,所述散热器设置在所述算力板的周围,所述电源板用于向所述连接板、所述控制板、所述散热器以及所述算力板提供电源,其特征在于:所述算力板为权利要求10中所述的任意一种所述算力板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京嘉楠捷思信息技术有限公司,未经北京嘉楠捷思信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201820987781.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种具有炫彩灯光系统的外置声卡
- 下一篇:PCB板程序烧录用固定装置