[实用新型]一种硬件电路及通信装置有效
申请号: | 201821500692.6 | 申请日: | 2018-09-13 |
公开(公告)号: | CN209044587U | 公开(公告)日: | 2019-06-28 |
发明(设计)人: | 王飞 | 申请(专利权)人: | 京信通信系统(中国)有限公司;京信通信系统(广州)有限公司;京信通信技术(广州)有限公司;天津京信通信系统有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 黄志华 |
地址: | 510663 广东省广州*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 硬件电路 数据线 处理器芯片 可编程芯片 时序控制线 地址信息 通信装置 信息类型 专用地址 减小 传输地址信息 传输控制信号 硬件电路设计 连接线 本实用新型 传输数据 控制信号 复杂度 与逻辑 占用 传输 | ||
1.一种硬件电路,其特征在于,包括:处理器芯片和逻辑可编程芯片,所述处理器芯片与所述逻辑可编程芯片之间通过专用地址线、数据线、时序控制线连接,所述专用地址线用于传输地址信息,所述数据线用于传输数据或地址信息,所述时序控制线用于传输控制信号,所述控制信号用于指示所述数据线传输的信息类型,所述信息类型为数据或地址信息。
2.如权利要求1所述的硬件电路,其特征在于,所述逻辑可编程芯片包括以下芯片中的部分或全部芯片:复杂可编程逻辑器件CPLD芯片、现场可编程门阵列FPGA芯片。
3.如权利要求1或2所述的硬件电路,其特征在于,所述硬件电路还包括闪存flash,所述处理器芯片与所述flash之间通过所述数据线、所述时序控制线连接,所述flash用于存储所述处理器芯片和/或所述逻辑可编程芯片运行所需要的程序。
4.如权利要求1或2所述的硬件电路,其特征在于,所述逻辑可编程芯片,用于根据所述时序控制线传输的控制信号确定所述数据线传输的信息类型。
5.如权利要求4所述的硬件电路,其特征在于,所述逻辑可编程芯片包括逻辑控制程序;
所述逻辑控制程序,用于根据所述时序控制线传输的控制信号确定所述数据线传输的信息类型。
6.如权利要求1或2所述的硬件电路,其特征在于,所述时序控制线还用于传输写命令;
所述逻辑可编程芯片,用于在接收到所述数据线以及所述专用地址线传输的地址信息时,根据所述写命令向所述地址信息写数据。
7.如权利要求1或2所述的硬件电路,其特征在于,所述时序控制线还用于传输读命令;
所述逻辑可编程芯片,用于在接收到所述数据线以及所述专用地址线传输的地址信息时,根据所述读命令从所述地址信息读数据。
8.如权利要求1或2所述的硬件电路,其特征在于,所述逻辑可编程芯片,用于在所述数据线传输的信息类型为数据时,缓存所述数据。
9.如权利要求1或2所述的硬件电路,其特征在于,所述专用地址线为10根、所述数据线为16根。
10.一种通信装置,其特征在于,包括如权利要求1-9任一项所述的硬件电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京信通信系统(中国)有限公司;京信通信系统(广州)有限公司;京信通信技术(广州)有限公司;天津京信通信系统有限公司,未经京信通信系统(中国)有限公司;京信通信系统(广州)有限公司;京信通信技术(广州)有限公司;天津京信通信系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201821500692.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种OCP转接卡供电电路
- 下一篇:一种基于PCI总线接口的高速存储缓冲结构