[实用新型]一种硅刻蚀通孔的扇出型晶圆级封装结构有效
申请号: | 201822050155.2 | 申请日: | 2018-12-07 |
公开(公告)号: | CN209029360U | 公开(公告)日: | 2019-06-25 |
发明(设计)人: | 徐健 | 申请(专利权)人: | 华进半导体封装先导技术研发中心有限公司 |
主分类号: | H01L23/31 | 分类号: | H01L23/31;H01L23/522;H01L21/56;H01L21/60 |
代理公司: | 上海智晟知识产权代理事务所(特殊普通合伙) 31313 | 代理人: | 张东梅 |
地址: | 214028 江苏省无锡市新区*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 介质材料块 导电线路 塑封材料 芯片 顶面 凸点 晶圆级封装结构 第一表面 扇出型 焊盘 刻蚀 通孔 本实用新型 第二表面 顶面齐平 电连接 包封 源区 | ||
1.一种硅刻蚀通孔的扇出型晶圆级封装结构,其特征在于,包括:
芯片;
介质材料块,所述介质材料块与所述芯片相邻;
塑封材料,所述塑封材料包封所述芯片和所述介质材料块,
其中所述芯片具有第一表面和第二表面,所述第一表面上具有有源区以及至少两个焊盘,每个焊盘上具有凸点,所述凸点的顶面、介质材料块的顶面以及塑封材料的顶面齐平,构成一个平面,所述凸点的顶面和塑封材料的顶面上设置有第一导电线路,介质材料块的顶面上设置有第二导电线路和/或器件,所述第一导电线路与所述第二导电线路和/或器件电连接,
所述第二表面与所述第一表面相对,所述第二表面与塑封材料的背面齐平,且重布线层和外接焊盘分布在第二表面和塑封材料的背面上,所述重布线层通过一个或多个TSV孔与所述凸点中的一个或多个形成电连接,其中TSV孔从所述第二表面延伸到对应凸点的焊盘,并且TSV孔内部填充有导电金属。
2.如权利要求1所述的硅刻蚀通孔的扇出型晶圆级封装结构,其特征在于,所述凸点包括用于高频信号传输的凸点和用于低频信号传输的凸点。
3.如权利要求1所述的硅刻蚀通孔的扇出型晶圆级封装结构,其特征在于,还包括设置在所述外接焊盘上的焊球。
4.如权利要求1所述的硅刻蚀通孔的扇出型晶圆级封装结构,其特征在于,所述第二导电线路是高频信号线。
5.如权利要求1所述的硅刻蚀通孔的扇出型晶圆级封装结构,其特征在于,所述器件是电感、电容或天线。
6.如权利要求4或5所述的硅刻蚀通孔的扇出型晶圆级封装结构,其特征在于,介质材料块是低导电率材料。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华进半导体封装先导技术研发中心有限公司,未经华进半导体封装先导技术研发中心有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201822050155.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种基于基板埋入工艺模块的芯片间全屏蔽封装结构
- 下一篇:一种导热装置