[发明专利]用于在数据路径中计算的设备及方法在审
申请号: | 201880013333.4 | 申请日: | 2018-02-14 |
公开(公告)号: | CN110326046A | 公开(公告)日: | 2019-10-11 |
发明(设计)人: | G·E·胡申;R·C·墨菲 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C7/06;G06F13/16 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据路径 存储器单元阵列 感测电路 耦合到 共享 输入/输出 计算组件 实例设备 关联 | ||
1.一种设备,其包括:
存储器单元阵列;
感测电路,其耦合到所述存储器单元阵列;
共享输入/输出I/O线,其提供与所述阵列相关联的数据路径,其中所述共享I/O线将所述感测电路耦合到所述共享I/O线的所述数据路径中的计算组件。
2.根据权利要求1所述的设备,其中所述共享I/O线的所述数据路径中的所述计算组件具有等于所述数据路径的间距的间距且所述间距依据所述存储器单元阵列的数字线的间距而变化。
3.根据权利要求2所述的设备,其中所述间距是所述存储器单元阵列的数字线的所述间距的整数倍。
4.根据权利要求1到3中任一权利要求所述的设备,其中所述共享I/O线经多路复用到所述阵列的多个互补数字线。
5.根据权利要求1到3中任一权利要求所述的设备,其中所述计算组件是在与所述阵列本地的所述共享I/O线的所述数据路径相关联的逻辑条中。
6.根据权利要求5所述的设备,其中所述逻辑条包括多个计算组件。
7.根据权利要求1到3中任一权利要求所述的设备,其进一步包括:
控制器,其经配置以引导:
数据值从所述阵列中的存储器单元移动到所述共享I/O的所述数据路径中的所述计算组件;及
使用所述共享I/O线的所述数据路径中的所述计算组件对所述数据值执行运算。
8.一种设备,其包括:
存储器单元阵列;
感测电路,其耦合到所述存储器单元阵列;
多个共享输入/输出I/O线,其在所述阵列本地且提供与所述阵列相关联的数据路径;
计算单元,其在所述多个共享I/O线的数据路径中,其中所述多个共享I/O线将所述感测电路耦合到所述计算单元;及
控制器,其经配置以引导:
数据值从所述阵列中的存储器单元移动到所述计算单元中的计算组件;及
使用所述共享I/O线的所述数据路径中的所述计算组件对所述数据值执行运算。
9.根据权利要求8所述的设备,其中所述计算单元包括多个逻辑条且所述多个逻辑条中的每一者具有多个计算组件。
10.根据权利要求9所述的设备,其中所述多个逻辑条中的一者中的所述多个计算组件中的每一个计算组件与所述阵列本地的所述多个共享I/O线中的一者相关联。
11.根据权利要求9所述的设备,其中所述多个逻辑条中的至少一者中的计算组件的数目等于所述多个共享I/O线的数目。
12.根据权利要求9所述的设备,其中用于所述多个逻辑条中的每一者的计算功能可经配置以执行不同逻辑运算且所述多个逻辑条中的至少一者经配置以执行长移位加速器运算。
13.根据权利要求9所述的设备,其中所述多个逻辑条中的所述多个计算组件中的每一者的关联可移位到所述阵列本地的所述多个共享I/O线中的另一者。
14.根据权利要求8到13中任一权利要求所述的设备,其中所述感测电路包含感测放大器及计算组件,其中可使用所述感测电路中的所述计算组件及使用所述计算单元中的所述计算组件执行所述运算。
15.根据权利要求8到13中任一权利要求所述的设备,其中所述控制器经配置以使用所述计算单元中的所述计算组件对所述数据值执行多个运算而未将所述多个运算中的每一者的结果移动回到所述阵列中的存储器单元。
16.根据权利要求15所述的设备,其中所述多个运算是逻辑运算。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880013333.4/1.html,转载请声明来源钻瓜专利网。