[发明专利]用于循环缓冲器的自主硬件管理的设备和方法有效
申请号: | 201880018805.5 | 申请日: | 2018-01-29 |
公开(公告)号: | CN110462599B | 公开(公告)日: | 2023-08-29 |
发明(设计)人: | J·L·拉森;W·L·莫腾 | 申请(专利权)人: | 微芯片技术股份有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F13/28 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 陈斌 |
地址: | 美国亚*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 循环 缓冲器 自主 硬件 管理 设备 方法 | ||
1.一种访问存储器中的数据的方法,包括:
分配所述存储器的循环缓冲区域以供自主循环缓冲控制器使用;
由所述自主循环缓冲控制器在输入指针所指向的后续输入位置处启动输入数据元到所述循环缓冲区域的传输;以及
由所述自主循环缓冲控制器在输出指针所指向的后续输出位置处从所述循环缓冲区域启动输出数据元的传输;
其中所述输入指针和所述输出指针中的每一者被配置为:
响应于对当前数据元位置的访问而更新以指向所述循环缓冲区域中的下一个数据元位置;以及
响应于到达所述循环缓冲区域的结束地址而环绕到所述循环缓冲区域的起始地址。
2.根据权利要求1所述的方法,其中:
所述输入指针与所述输出指针相等指示所述循环缓冲区域是空的;并且
所述输入指针与所述输出指针不相等指示所述循环缓冲区域包括有效数据。
3.根据权利要求1所述的方法,其中所述传输输入数据元和所述传输输出数据元均在所述循环缓冲区域不为空且未满时发生。
4.根据权利要求1所述的方法,其中在输入指针所指向的后续输入位置处将输入数据元传输到所述循环缓冲区域包括将输入数据元从寄存器接口传输到所述循环缓冲区域。
5.根据权利要求1所述的方法,其中在输出指针所指向的后续输出位置处从所述循环缓冲区域传输输出数据元包括接收指示外围设备可用的事件通知。
6.一种用于循环缓冲器的自主硬件管理的系统,包括:
第一接口,所述第一接口用于在与一个或多个外围设备和主机处理器可操作地耦接的第一总线上通信;
第二接口,所述第二接口用于在与存储器可操作地耦接的第二总线上通信;和
自主循环缓冲控制器,所述自主循环缓冲控制器用于限定和访问所述存储器的循环缓冲区域并且被配置为:
控制头指针以逐步通过所述循环缓冲区域并从结束地址环绕到起始地址;
控制尾指针以逐步通过所述循环缓冲区域并从所述结束地址环绕到所述起始地址;
启动将第一数据元从所述第一接口移动到所述循环缓冲区域中所述头指针所指向的位置;以及
启动将第二数据元从所述循环缓冲区域中所述尾指针所指向的位置移动到所述第一接口。
7.根据权利要求6所述的系统,还包括所述主机处理器和所述一个或多个外围设备,并且其中:
从所述一个或多个外围设备中的至少一个外围设备接收所述第一数据元;并且
将所述第二数据元发送到所述主机处理器。
8.根据权利要求6所述的系统,还包括所述主机处理器和所述一个或多个外围设备,并且其中:
从所述主机处理器接收所述第一数据元;并且
将所述第二数据元发送到所述一个或多个外围设备中的至少一个外围设备。
9.根据权利要求8所述的系统,其中所述一个或多个外围设备选自:通用同步/异步接收器-发射器、通用异步接收器-发射器、数模转换器、模数转换器、串行外围接口、两线接口和内部集成电路总线。
10.根据权利要求6所述的系统,其中所述自主循环缓冲控制器被配置为接收针对所述一个或多个外围设备中的一个外围设备的直接存储器访问请求的指示符。
11.根据权利要求6所述的系统,其中将所述第一接口、所述第二接口和所述自主循环缓冲控制器结合到外围设备中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于微芯片技术股份有限公司,未经微芯片技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880018805.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:信息处理装置
- 下一篇:用于联网媒体分发的系统、方法和设备