[发明专利]存储器阵列可存取性在审
申请号: | 201880056010.3 | 申请日: | 2018-08-24 |
公开(公告)号: | CN111052068A | 公开(公告)日: | 2020-04-21 |
发明(设计)人: | D·B·彭妮;G·L·霍韦 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 阵列 存取 | ||
1.一种设备,其包括:
存储器单元阵列,其中所述阵列包括:
第一部分,其可被所述阵列的控制器存取且不可被所述设备外部的装置存取;
第二部分,其可被所述设备外部的所述装置存取;和
数个寄存器,其经配置以存储指示所述阵列的哪个部分是所述第一部分的行地址;且
所述控制器经配置以存取所述数个寄存器以允许所述设备外部的所述装置基于所述存储的行地址来存取所述第二部分。
2.根据权利要求1所述的设备,其中所述数个寄存器包括存取控制寄存器。
3.根据权利要求2所述的设备,其中所述存取控制寄存器包括行存取控制寄存器。
4.根据权利要求1所述的设备,其中所述控制器经配置以:
允许执行存储于所述第一部分中的指令以写入到所述第二部分或从所述第二部分读取;和
不允许从所述第二部分执行指令。
5.根据权利要求1所述的设备,其中所述数个寄存器仅可通过从所述第一部分执行的指令写入。
6.根据权利要求1所述的设备,其中所述控制器经配置以允许仅通过运行从所述第一部分执行的所述指令来将数据复制到所述第一部分中。
7.根据权利要求1所述的设备,其中所述控制器经配置以防止外部DRAMACT命令响应于所述寄存器被加载而在所述第一部分内部执行。
8.根据权利要求1所述的设备,其中所述控制器经配置以防止内部PIM指令命令响应于所述寄存器被加载而在所述第一部分外部执行。
9.根据权利要求1所述的设备,其中所述控制器经配置以仅响应于指令在所述第一部分中无目标而允许所述指令从所述第二部分执行。
10.根据权利要求1所述的设备,其中所述控制器经配置以防止数据响应于不存储于所述第一部分中的指令的执行而从所述第一部分复制到所述第二部分。
11.根据权利要求1所述的设备,其中所述控制器经配置以防止数据响应于不存储于所述第一部分中的指令的执行而从所述第二部分复制到所述第一部分。
12.根据权利要求1到11中任一权利要求所述的设备,其中所述设备是存储器内置处理器式PIM装置,其包括:
所述存储器单元的所述阵列;和
所述控制器;
其中所述阵列和所述控制器处于同一裸片上。
13.根据权利要求12所述的设备,其中主机耦合到所述PIM装置并且是所述设备外部的所述装置中的一个。
14.根据权利要求1到11中任一权利要求所述的设备,其中所述数个寄存器经配置以各自存储与所述阵列的行相关联的地址。
15.根据权利要求14所述的设备,其中所述阵列的在存储于所述数个寄存器中的每一个中的所述地址之间的所述部分是所述第一部分。
16.根据权利要求14所述的设备,其中响应于与所述数个寄存器中的每一个相关联的所述地址被修改,修改所述阵列的所述第一部分。
17.一种设备,其包括:
存储器单元阵列,其包括:
存储器单元的第一部分,其不可被所述设备外部的装置存取且经配置以存储第一数据集和指令集;
存储器单元的第二部分,其可被所述设备外部的所述装置存取且经配置以存储第二数据集;和
一组地址寄存器,其中所述组地址寄存器指示所述阵列的哪个部分是所述不可存取的第一部分;和
控制器,其经配置以在所述不可存取的第一部分中执行所述第一指令集。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880056010.3/1.html,转载请声明来源钻瓜专利网。