[发明专利]用于在闪存存储器中编程期间使浮栅到浮栅耦合效应最小化的系统和方法在审
申请号: | 201880081371.3 | 申请日: | 2018-11-13 |
公开(公告)号: | CN111492352A | 公开(公告)日: | 2020-08-04 |
发明(设计)人: | V·蒂瓦里;N·多;H·V·特兰 | 申请(专利权)人: | 硅存储技术股份有限公司 |
主分类号: | G06F12/00 | 分类号: | G06F12/00;G06F12/02 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 陈斌 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 闪存 存储器 编程 间使 浮栅到浮栅 耦合 效应 最小化 系统 方法 | ||
1.一种存储器设备,包括:
非易失性存储器单元阵列,和
控制器,所述控制器被配置为:
识别与传入数据相关联的编程值;
执行编程操作,其中所述传入数据以时间次序的所述编程值的下降值被编程到非易失性存储器单元中的至少一些非易失性存储器单元中。
2.根据权利要求1所述的存储器设备,其中所述非易失性存储器单元被布置成行和列,并且其中所述非易失性存储器单元中的所述至少一些非易失性存储器单元为所述非易失性存储器单元的所述行中的一行。
3.根据权利要求1所述的存储器设备,其中所述非易失性存储器单元被布置成行和列,并且其中所述非易失性存储器单元中的所述至少一些非易失性存储器单元为所述非易失性存储器单元的所述行中的两行。
4.根据权利要求1所述的存储器设备,其中所述控制器被进一步配置为:
在所述编程操作的所述执行之前,将所述非易失性存储器单元中的所述至少一些非易失性存储器单元中的每个非易失性存储器单元预编程为中间编程值。
5.一种存储器设备,包括:
非易失性存储器单元阵列,和
控制器,所述控制器被配置为:
识别与传入数据相关联的编程值;
基于与所述传入数据相关联的所述编程值将所述传入数据的每个数据与多个数据组中的一个数据组相关联,其中所述数据组中的每个数据组与唯一编程值或唯一编程值的范围相关联;
执行编程操作,其中传入数据的所述数据组以所述多个数据组的时间次序的所述唯一编程值或所述唯一编程值范围的下降值被编程到所述非易失性存储器单元中的至少一些非易失性存储器单元中。
6.根据权利要求5所述的存储器设备,其中所述多个数据组是两个数据组。
7.根据权利要求5所述的存储器设备,其中所述多个数据组等于所述传入数据中的数据的数量。
8.根据权利要求5所述的存储器设备,其中所述非易失性存储器单元被布置成行和列,并且其中所述多个数据组等于所述非易失性存储器单元的所述行中的一行中的所述非易失性存储器单元的数量。
9.根据权利要求5所述的存储器设备,其中所述非易失性存储器单元被布置成行和列,并且其中所述多个数据组等于所述非易失性存储器单元的所述行中的两行中的所述非易失性存储器单元的数量。
10.根据权利要求5所述的存储器设备,其中所述非易失性存储器单元被布置成行和列,并且其中所述非易失性存储器单元中的所述至少一些非易失性存储器单元为所述非易失性存储器单元的所述行中的一行。
11.根据权利要求5所述的存储器设备,其中所述非易失性存储器单元被布置成行和列,并且其中所述非易失性存储器单元中的所述至少一些非易失性存储器单元为所述非易失性存储器单元的所述行中的两行。
12.根据权利要求5所述的存储器设备,其中所述控制器被进一步配置为:
在所述编程操作的所述执行之前,将所述非易失性存储器单元中的所述至少一些非易失性存储器单元中的每个非易失性存储器单元预编程为中间编程值。
13.一种操作包括非易失性存储器单元阵列的存储器设备的方法,所述方法包括:
识别与传入数据相关联的编程值;以及
执行编程操作,其中所述传入数据以时间次序的所述编程值的下降值被编程到非易失性存储器单元中的至少一些非易失性存储器单元中。
14.根据权利要求13所述的方法,其中所述非易失性存储器单元被布置成行和列,并且其中所述非易失性存储器单元中的所述至少一些非易失性存储器单元为所述非易失性存储器单元的所述行中的一行。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于硅存储技术股份有限公司,未经硅存储技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880081371.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:通过钴介导的自由基聚合进行乙烯的嵌段共聚
- 下一篇:芦荟粉末的制造方法