[发明专利]移位寄存器单元及其驱动方法、栅极驱动电路和显示装置有效
申请号: | 201910010318.0 | 申请日: | 2019-01-04 |
公开(公告)号: | CN109584942B | 公开(公告)日: | 2020-08-11 |
发明(设计)人: | 姚星;韩明夫;商广良;郑皓亮;袁丽君;张振宇 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G11C19/28 | 分类号: | G11C19/28;G09G3/20 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 杨静 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 移位寄存器 单元 及其 驱动 方法 栅极 电路 显示装置 | ||
1.一种移位寄存器单元,包括:
输出电路,连接至第一输出信号端和上拉控制节点,输出电路被构造成接收第一时钟信号,并在上拉控制节点的电位控制下将所述第一时钟信号输出至所述第一输出信号端;
输出控制电路,连接至输入信号端、上拉控制节点和所述第一输出信号端,所述输出控制电路被构造成从输入信号端接收输入信号,并响应于所述输入信号控制所述上拉控制节点和所述第一输出信号端的电位;
时钟控制电路,连接为接收所述第一时钟信号和至少一个附加时钟信号,所述时钟控制电路被构造成利用第一时钟信号和至少一个附加时钟信号产生第二时钟信号;以及
传输电路,连接至第二输出信号端和上拉控制节点,传输电路被构造成接收第二时钟信号,并在上拉控制节点的电位控制下将所述第二时钟信号输出至所述第二输出信号端;
其中,所述时钟控制电路被构造成使得所述第二时钟信号的周期与所述第一时钟信号的周期相同且所述第二时钟信号的脉冲宽度大于所述第一时钟信号的脉冲宽度。
2.根据权利要求1所述的移位寄存器单元,所述时钟控制电路包括:
第一组晶体管,包括第一晶体管,第一晶体管的栅极连接为接收所述第一时钟信号,第一极连接至第一电压端,第二极连接至所述传输电路;以及
第二组晶体管,包括m个晶体管,所述m个晶体管的第一极连接至第二电压端,第二极连接至所述传输电路,栅极各自连接为接收所述至少一个附加时钟,m是大于等于1的整数。
3.根据权利要求2所述的移位寄存器单元,其中,所述至少一个附加时钟包括N个附加时钟,N是大于m的整数;
所述第一组晶体管还包括(N-m)个晶体管,所述(N-m)个晶体管的第一极连接至第一电压端,第二极连接至所述传输电路,栅极各自连接为接收所述N个附加时钟中的(N-m)个附加时钟;
所述第二组晶体管中的m个晶体管的栅极各自连接为接收所述N个附加时钟中的其余m个附加时钟。
4.根据权利要求1所述的移位寄存器单元,其中,所述输出电路包括第二晶体管和电容;
第二晶体管的栅极连接至所述上拉控制节点,第一极连接为接收所述第一时钟信号,第二极连接至第一输出信号端;
所述电容的第一端连接至所述第二晶体管的栅极,第二端连接至所述第一输出信号端。
5.根据权利要求1至4之一所述的移位寄存器单元,所述传输电路包括第三晶体管;
第三晶体管的栅极连接至所述上拉控制节点,第一极连接为接收所述第二时钟信号,第二极连接至第二输出信号端。
6.根据权利要求1所述的移位寄存器单元,其中,所述输出控制电路还连接至复位信号端,并被构造成响应于从所述复位信号端接收的复位信号,复位所述上拉控制节点的电位。
7.一种栅极驱动电路,包括:
多条时钟信号线;以及
R级如权利要求3所述的移位寄存器单元;
其中,第r级移位寄存器单元与第一时钟信号线至第Q时钟信号线中的(N+1)个时钟信号线相连,R是大于等于Q的整数,r是大于等于1且小于等于R的整数,Q是栅极驱动电路中时钟信号线的数目,Q大于N。
8.根据权利要求7所述的栅极驱动电路,其中,经由所述(N+1)个时钟信号线分别向所述第r级移位寄存器单元提供所述第一时钟信号和所述N个附加时钟信号。
9.一种显示装置,包括如权利要求7所述的栅极驱动电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910010318.0/1.html,转载请声明来源钻瓜专利网。