[发明专利]具有超级芯片删除恢复的存储器系统及其操作方法在审
申请号: | 201910016676.2 | 申请日: | 2019-01-08 |
公开(公告)号: | CN110047554A | 公开(公告)日: | 2019-07-23 |
发明(设计)人: | 内维·库马尔;哈曼·巴蒂亚;蔡宇;熊晨荣;张帆 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C29/42 | 分类号: | G11C29/42 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 张澜;李青 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 可变度 删除 奇偶校验 芯片 存储器控制器 存储器系统 奇偶校验位 可变节点 数据解码 信息生成 编码器 缩短码 配置 改进 恢复 | ||
1.一种存储器控制器,包括:
编码器:
构造D个数据位和P个奇偶校验位的第一码,
确定所述第一码中的不同可变度节点的数量L和所述可变度节点中的每一个的数据位的数量,并且
基于所确定的所述第一码中的所述可变度节点的数量以及所述可变度节点中的每一个的数据位的数量来构造第二码,所述第二码比所述第一码短。
2.根据权利要求1所述的存储器控制器,其中在构造所述第二码时,所述存储器控制器进一步:
对于所述第一码中的所述可变度节点中的每一个,对所有字线上的相同可变度节点的所有数据位执行逻辑运算。
3.根据权利要求2所述的存储器控制器,其中所述第二码具有恒定长度。
4.根据权利要求3所述的存储器控制器,其中所述恒定长度等于最高可变度节点的数据位的数量加上(D+P)/L个奇偶校验位。
5.根据权利要求2所述的存储器控制器,其中在所述第一码中,所述可变度节点越高,所述可变度节点的位的数量越大。
6.根据权利要求2所述的存储器控制器,其中当所述第一码不符合较高可变度节点比较低可变度节点具有更大数量的位的关系时,所述存储器控制器通过将所述可变度节点的数据位重新布置至选择数量的箱中以建立所述关系来构造所述第二码。
7.根据权利要求6所述的存储器控制器,其中所述重新布置包括将第一可变度节点的数据位划分至不同的箱中,并且将第二可变度节点的数据位和第三可变度节点的数据位组合至公共箱中。
8.根据权利要求6所述的存储器控制器,其中箱的数量被探试性地选择以使使用所述第二码的校正能力最大化。
9.根据权利要求1所述的存储器控制器,其中所述第一码和所述第二码中的每一个是低密度奇偶校验码,即LDPC码。
10.一种操作存储器控制器的方法,包括:
构造D个数据位和P个奇偶校验位的第一码;
使用D个数据位和P个奇偶校验位的第一码解码超级块中的每个字线;
识别利用所述第一码解码失败的每个字线,即失败的字线;
确定所述第一码中的不同可变度节点的数量L和所述可变度节点中的每一个的数据位的数量;
基于所确定的所述第一码中的所述可变度节点的数量以及所述可变度节点中的每一个的数据位的数量来构造第二码,所述第二码比所述第一码短;并且
使用所述第二码解码每个失败的字线。
11.根据权利要求10所述的方法,其中构造所述第二码包括:
对于所述第一码中的所述可变度节点中的每一个,对所有字线上的相同可变度节点的所有数据位执行逻辑运算。
12.根据权利要求11所述的方法,其中构造所述第二码包括:构造具有恒定长度的所述第二码,所述恒定长度等于最高可变度节点的数据位的数量加上(D+P)/L个奇偶校验位。
13.根据权利要求11所述的方法,其中构造所述第一码包括:构造所述第一码,使得所述可变度节点越高,所述可变度节点的位越大。
14.根据权利要求11所述的方法,其中构造所述第一码包括:将所述可变度节点的数据位重新布置至选择数量的箱中。
15.根据权利要求14所述的方法,其中所述重新布置包括:将第一可变度节点的数据位划分至不同的箱中,并且将第二可变度节点的数据位和第三可变度节点的数据位组合至公共箱中,以建立所述可变度节点越高,所述可变度节点的位越大的关系。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910016676.2/1.html,转载请声明来源钻瓜专利网。