[发明专利]一种集成电路版图设计优化方法和系统有效
申请号: | 201910026551.8 | 申请日: | 2019-01-11 |
公开(公告)号: | CN109740277B | 公开(公告)日: | 2023-10-27 |
发明(设计)人: | 吴玉平;陈岚;张学连 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | G06F30/367 | 分类号: | G06F30/367;G06F30/39 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 李婷婷;王宝筠 |
地址: | 100029 北京市朝阳*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 集成电路 版图 设计 优化 方法 系统 | ||
1.一种集成电路版图设计优化方法,其特征在于,所述集成电路版图中包括多个晶体管,所述晶体管包括栅极,所述栅极上覆盖有绝缘膜,所述集成电路版图设计优化方法包括:
获取所述集成电路版图的版图数据和仿真激励;
根据所述版图数据和所述仿真激励,判断是否存在待调节性能的晶体管;
若是,则在所述集成电路版图上,对所述待调节性能的晶体管进行调节,并返回所述根据所述集成电路版图数据和所述仿真激励,判断是否存在待调节性能的晶体管的步骤;
若否,则输出调节后的集成电路版图;
其中,所述对所述待调节性能的晶体管在所述集成电路版图上进行调节包括:
调节与所述待调节性能的晶体管的栅极相邻的栅极端对端距离;
和/或,
调节所述待调节性能的晶体管的栅极上覆盖的绝缘膜类型。
2.根据权利要求1所述的集成电路版图设计优化方法,其特征在于,所述根据所述集成电路版图数据和所述仿真激励,判断是否存在待调节性能的晶体管,具体包括:
根据所述集成电路版图数据提取包含寄生参数的电路网表;
根据所述包含寄生参数的电路网表和所述仿真激励进行电路仿真,获得电路仿真结果数据;
对所述电路仿真结果数据进行分析,判断是否存在时序宽松的信号路径或时序紧张的信号路径;
若是,则存在待调节性能的晶体管,并确定所述待调节性能的晶体管;
若否,则不存在待调节性能的晶体管;
其中,所述确定所述待调节性能的晶体管具体包括:
对所述时序宽松的信号路径进行分析,得到导致时序宽松的第一晶体管;
对所述时序紧张的信号路径进行分析,得到导致时序紧张的第二晶体管;
所述待调节性能的晶体管包括所述第一晶体管和所述第二晶体管。
3.根据权利要求1所述的集成电路版图设计优化方法,其特征在于,所述根据所述版图数据和所述仿真激励,判断是否存在待调节性能的晶体管,具体包括:
根据所述集成电路版图数据提取包含统计寄生参数的电路网表;
根据所述包含统计寄生参数的电路网表和所述仿真激励进行电路仿真,获得电路统计仿真结果数据;
对所述电路统计仿真结果数据进行分析,判断是否存在统计时序宽松的信号路径或统计时序紧张的信号路径;
若是,则存在待调节性能的晶体管,并确定所述待调节性能的晶体管;
若否,则不存在待调节性能的晶体管;
其中,所述确定所述待调节性能的晶体管具体包括:
对所述统计时序宽松的信号路径进行分析,得到导致统计时序宽松的第三晶体管;
对所述统计时序紧张的信号路径进行分析,得到导致统计时序紧张的第四晶体管;
所述待调节性能的晶体管包括所述第三晶体管和所述第四晶体管。
4.根据权利要求2所述的集成电路版图设计优化方法,其特征在于,所述第一晶体管的栅极上覆盖的绝缘膜为用于增强晶体管性能的应力绝缘膜、用于降低晶体管性能的应力绝缘膜或无应力绝缘膜。
5.根据权利要求4所述的集成电路版图设计优化方法,其特征在于,当所述第一晶体管的栅极上覆盖的绝缘膜为用于增强晶体管性能的应力绝缘膜时,所述调节所述待调节性能的晶体管的栅极上覆盖的绝缘膜类型包括:
将所述第一晶体管的栅极上覆盖的用于增强晶体管性能的应力绝缘膜调整为用于降低晶体管性能的应力绝缘膜或无应力绝缘膜;
当所述第一晶体管的栅极上覆盖的绝缘膜为无应力绝缘膜时,所述调节所述待调节性能的晶体管的栅极上覆盖的绝缘膜类型包括:
将所述第一晶体管的栅极上覆盖的无应力绝缘膜调整为用于降低晶体管性能的应力绝缘膜。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910026551.8/1.html,转载请声明来源钻瓜专利网。