[发明专利]一种基于localbus总线的多路onewire通信系统在审
申请号: | 201910035350.4 | 申请日: | 2019-01-15 |
公开(公告)号: | CN109766308A | 公开(公告)日: | 2019-05-17 |
发明(设计)人: | 苏琴;唐兴;吴淇 | 申请(专利权)人: | 湖南泽天智航电子技术有限公司 |
主分类号: | G06F15/173 | 分类号: | G06F15/173;G06F13/12 |
代理公司: | 南宁东之智专利代理有限公司 45128 | 代理人: | 戴燕桃;汪治兴 |
地址: | 410205 湖南*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 接口芯片 通信系统 多路 实时嵌入式系统 软件工作量 调试效率 多路通信 应用系统 应用需求 实时性 移植性 硬核 配置 开发 | ||
1.一种基于localbus总线的多路onewire通信系统,其特征在于,包括CPU、FPGA和多个onewire接口芯片,所述CPU和FPGA通过localbus总线相连,所述FPGA通过配置所述onewire接口芯片的IO模块电压直接与onewire接口芯片相连。
2.根据权利要求1所述的一种基于localbus总线的多路onewire通信系统,其特征在于,所述localbus总线包括控制总线、地址总线和数据总线,所述控制总线包含LCS片选信号线、INT中断控制线、ER/W读写使能信号线以及RST复位信号线。
3.根据权利要求2所述的一种基于localbus总线的多路onewire通信系统,其特征在于,所述LCS片选信号线为一条,当所述LCS片选信号线的信号为低电平时表示FPGA被选中;所述INT中断控制线为一条,中断控制线中的不同中断信号表示不同的中断事件。
4.根据权利要求2所述的一种基于localbus总线的多路onewire通信系统,其特征在于,所述地址总线宽度为12位,其中高4位地址用于选择访问onewire的通道号,低8位地址用于访问onewire内部控制寄存器。
5.根据权利要求2所述的一种基于localbus总线的多路onewire通信系统,其特征在于,所述数据总线宽度为16位,且可双向传输,用于实现CPU与FPGA之间的数据传输。
6.根据权利要求1所述的一种基于localbus总线的多路onewire通信系统,其特征在于,还包括软件模块,所述软件模块包括应用层、虚拟驱动层和设备驱动层。
7.根据权利要求6所述的一种基于localbus总线的多路onewire通信系统,其特征在于,所述虚拟驱动层包括用户接口模块、onewireDrv模块和onewireLib模块,用于提供API函数、注册回调函数和内部初始化。
8.根据权利要求7所述的一种基于localbus总线的多路onewire通信系统,其特征在于,所述内部初始化包括驱动程序注册、创建设备通道和初始化系统参数,所述系统参数包括中断号、波特率。
9.根据权利要求5所述的一种基于localbus总线的多路onewire通信系统,其特征在于,所述数据传输是通过轮询方式或中断方式进行。
10.根据权利要求9所述的一种基于localbus总线的多路onewire通信系统,其特征在于,所述中断方式的具体方法为:
先获取引发中断的通道号后,再关闭该通道的中断,待处理完本次中断后再打开中断;在处理中断过程中,先要读取onewire的状态寄存器,据此判断中断类型,如果是异常中断,那么就进入异常中断处理模块,处理异常并恢复中断状态;如果是接收数据有效中断,那么就进入数据接收模块,将onewire模块FIFO中的数据读入到系统中,然后再调用虚拟驱动层的回调函数将数据放到相应的缓存中;如果是发送数据有效中断,那么就进入数据发送模块,设置onewire发送寄存器发送数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖南泽天智航电子技术有限公司,未经湖南泽天智航电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910035350.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种终端通讯系统及其应用方法
- 下一篇:自旋存算一体芯片