[发明专利]一种自适应串行时钟序列检测装置及方法有效
申请号: | 201910150540.0 | 申请日: | 2019-02-28 |
公开(公告)号: | CN109857693B | 公开(公告)日: | 2023-03-07 |
发明(设计)人: | 汪欣;刘勤让;沈剑良;杨堃;吕平;宋克;李沛杰;朱珂;陈艇;张丽;丁旭;赵博;张文建;汤先拓;徐庆阳 | 申请(专利权)人: | 天津芯海创科技有限公司;天津市滨海新区信息技术创新中心 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42 |
代理公司: | 天津滨海科纬知识产权代理有限公司 12211 | 代理人: | 杨慧玲 |
地址: | 300457 天津市滨海新*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 自适应 串行 时钟 序列 检测 装置 方法 | ||
1.一种自适应串行时钟序列检测装置,其特征在于:包括时钟序列输入端,所述时钟序列输入端连接COM字符检测模块的输入端,所述COM字符检测模块的输出端连接PCIe时钟序列检测单元的输入端,所述PCIe时钟序列检测单元的输出端连接RapidIO时钟序列检测单元的输入端,所述RapidIO时钟序列检测单元的输出端输出检测结果;
所述PCIe时钟序列检测单元包括3个串联的SKP字符检测模块,所述SKP字符检测模块的输出端与所述COM字符检测模块的输出端一同连接到第一与门电路的输入端,所述第一与门电路的输出端输出PCIe时钟补偿序列指示信号,所述第一与门电路的输出端还连接第一逻辑电路,通过第一逻辑电路产生PCIe协议指示信号;所述第一逻辑电路还通过第三选通器连接所述RapidIO时钟序列检测单元;
所述RapidIO时钟序列检测单元包括3个串联的R字符检测模块,所述R字符检测模块的输出端与所述COM字符检测模块的输出端一同连接到第二与门电路的输入端,所述第二与门电路的输出端输出RapidIO时钟补偿序列指示信号,所述第二与门电路的输出端还连接第二逻辑电路,通过第二逻辑电路产生RapidIO协议指示信号;所述第二逻辑电路还通过第四选通器连接PCIe时钟序列检测单元。
2.根据权利要求1所述的一种自适应串行时钟序列检测装置,其特征在于:所述第一逻辑电路包括第一选通器和第一D触发器,所述第一选通器的输出端连接第一D触发器的输入端,所述第一选通器的控制输入端连接第一与门电路的输出端,所述第一D触发器的输出端一方面连接第一选通器的输入端,另一方面连接第三选通器的控制输入端。
3.根据权利要求1所述的一种自适应串行时钟序列检测装置,其特征在于:所述第二逻辑电路包括第二选通器和第二D触发器,所述第二选通器的输出端连接第二D触发器的输入端,所述第二选通器的控制输入端连接第二与门电路的输出端,所述第二D触发器的输出端一方面连接第二选通器的输入端,另一方面连接第四选通器的控制输入端。
4.根据权利要求1所述的一种自适应串行时钟序列检测装置,其特征在于:所述第一选通器、第二选通器、第三选通器、第四选通器均为二选一选通器。
5.一种利用权利要求1-4任一项所述的自适应串行时钟序列检测装置的检测方法,其特征在于:具体包括如下步骤
(1)数据流流入PCIe时钟序列检测单元和RapidIO时钟序列检测单元进行检测;
(2)若PCIe时钟序列检测单元检测到连续SKP字符,则通过第三选通器将RapidIO时钟序列检测单元的使能信号置为无效,输出来自PCIe时钟序列检测单元的数据;
(3)若RapidIO时钟序列检测单元检测到连续K字符,则通过第四选通器将PCIe时钟序列检测单元的使能信号置为无效,输出来自RapidIO时钟序列检测单元的数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津芯海创科技有限公司;天津市滨海新区信息技术创新中心,未经天津芯海创科技有限公司;天津市滨海新区信息技术创新中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910150540.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:驱动器和数据传输方法
- 下一篇:装置及计算设备