[发明专利]具有信号控制机制的存储器装置和存储器装置的操作方法在审
申请号: | 201910238101.5 | 申请日: | 2019-03-27 |
公开(公告)号: | CN110739014A | 公开(公告)日: | 2020-01-31 |
发明(设计)人: | 山下亮;朝木见次 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G11C11/408 | 分类号: | G11C11/408;G11C11/4076 |
代理公司: | 11287 北京律盟知识产权代理有限责任公司 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器装置 解码器 内部存储单元 延迟控制信号 输入缓冲器 模式数据 耦合到 配置 信号控制 延迟 存储 申请 | ||
1.一种存储器装置,其包括:
内部存储单元,其经配置以存储对应于所述存储器装置的操作速度的模式数据;
控制解码器,其耦合到所述内部存储单元,所述控制解码器经配置以基于所述模式数据产生延迟控制信号;及
输入缓冲器,其耦合到所述控制解码器,所述输入缓冲器经配置以基于所述延迟控制信号调整输入信号的延迟。
2.根据权利要求1所述的存储器装置,其中:
所述输入缓冲器包含一或多个延迟组件;且
所述输入缓冲器经配置以基于所述延迟控制信号绕过所述一或多个延迟组件。
3.根据权利要求2所述的存储器装置,其中所述输入缓冲器包含选择电路,所述选择电路经配置根据所述延迟控制信号将所述输入信号路由到第一电路路径或第二电路路径,其中所述第一电路路径及所述第二电路路径对应于不同传播延迟。
4.根据权利要求3所述的存储器装置,其中:
所述第一电路路径包含所述一或多个延迟组件及第一输出缓冲器,所述第一输出缓冲器经配置以在所述延迟控制信号对应于第一状态时输出所述输入信号;且
所述第二电路路径包含第二输出缓冲器,所述第二输出缓冲器经配置以在所述延迟控制信号对应于第二状态时接收及输出所述输入信号。
5.根据权利要求3所述的存储器装置,其中所述选择电路包含第一选择门及第二选择门,其中:
所述第一电路路径包含以可操作方式耦合到所述一或多个延迟组件的所述第一选择门,所述第一选择门经配置以在所述延迟控制信号对应于第一状态时输出所述输入信号;且
所述第二电路路径包含所述第二选择门,所述第二选择门经配置以在所述延迟控制信号对应于第二状态时输出所述输入信号。
6.根据权利要求1所述的存储器装置,其中所述控制解码器经配置以在所述操作速度为在高速设定与低速设定之间的中等速度时产生绕过一或多个延迟组件的所述延迟控制信号。
7.根据权利要求6所述的存储器装置,其中:
内部存储单元经配置以存储表示多个中等速度设定当中的所述中等速度的设定的时延边界数据,其中所述多个中等速度设定在所述高速设定与所述低速设定之间;且
所述控制解码器经配置以基于所述时延边界数据产生所述延迟控制信号。
8.根据权利要求1所述的存储器装置,其中所述输入信号包含命令信号、地址信号或片选信号。
9.根据权利要求1所述的存储器装置,其进一步包括:
时钟缓冲器,其经配置以接收时钟信号;及
输入锁存器,其耦合到所述时钟缓冲器及所述输入缓冲器,所述输入锁存器经配置以根据所述时钟信号锁存所述输入信号。
10.根据权利要求9所述的存储器装置,其中所述输入信号的所述延迟对应于所述时钟信号的传播延迟。
11.根据权利要求9所述的存储器装置,其中:
所述时钟信号对应于第一功率输入;
所述输入信号对应于第二功率输入;且
所述控制解码器经配置以在所述第二功率输入相对于所述第二功率输入降低时产生所述延迟控制信号。
12.根据权利要求1所述的存储器装置,其中所述内部存储单元包含存储器阵列,其中所述存储器阵列的一部分经配置以存储所述模式数据。
13.根据权利要求1所述的存储器装置,其中所述内部存储单元包含经配置以存储所述模式数据的模式寄存器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910238101.5/1.html,转载请声明来源钻瓜专利网。