[发明专利]数据有效位统一配置的流控式FIFO缓存装置及方法有效
申请号: | 201910411859.4 | 申请日: | 2019-05-17 |
公开(公告)号: | CN110188059B | 公开(公告)日: | 2020-10-27 |
发明(设计)人: | 肖建青;刘思源;杨靓;张海金;贾一鸣 | 申请(专利权)人: | 西安微电子技术研究所 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F13/28;G06F13/16 |
代理公司: | 西安通大专利代理有限责任公司 61200 | 代理人: | 李红霖 |
地址: | 710065 陕西*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据 有效 统一 配置 流控式 fifo 缓存 装置 方法 | ||
本发明公开了数据有效位统一配置的流控式FIFO缓存结构及方法,包括第一FIFO和第二FIFO,第一FIFO和第二FIFO共同连接至用于选择全双工模式或半双工模式的全双工模式配置寄存器。本发明能够提高与主机接口的数据传输效率,减少通过软件进行数据整合的开销,并且设计硬件管理的流控模式从而避免FIFO的溢出现象。
技术领域
本发明涉及串行通信控制领域,具体涉及一种数据有效位统一配置的流控式FIFO缓存结构及方法。
背景技术
在串行通信控制领域,FIFO是普遍存在的用来缓存与主机交互的并行数据的一种基本结构。针对实际应用情况,目前的FIFO位宽主要有两种形式:(1)FIFO存储宽度为标准的八位数据字节。在这种结构下,主机每进行一次并行数据传输时,只有其中一个字节的数据有效,因此其数据传输效率较低。例如,当主机并行数据位宽为32位时,每次传输只有其中8位数据与FIFO关联,而其它的24位数据都被浪费掉,即便主机要发送一个32位的数据,它也需要进行四次传输。(2)FIFO存储宽度等于主机数据位宽。在这种结构下,主机的一个并行数据只通过一次传输操作就可完成与FIFO的关联,但它可能需要额外的软件拼凑开销。例如,当串行通信应用只需对并行数据字中的一部分字节进行传输时,那么在开始传输前,就需要通过软件手段把这些分散在各个并行数据字中的数据字节整合在一起,然后再装入到FIFO中进行发送。
另外,针对FIFO的空满状态与控制,现有技术也主要是通过软件查询或者中断方式来实现的,由于软件处理速度慢、系统中断优先级抢占等情况的出现,经常导致FIFO数据传输不及时,从而引起FIFO溢出的现象数见不鲜。
总体而言,现有的FIFO设计结构存在着数据传输效率低、需要软件交互开销大,以及容易引发溢出错误等多方面的缺点。经检索相关文献,目前尚没有一种很好的解决办法。
发明内容
本发明的目的在于提供一种数据有效位统一配置的流控式FIFO缓存结构及方法,以解决现有FIFO结构中存在的问题,本发明能够提高与主机接口的数据传输效率,减少通过软件进行数据整合的开销,并且设计硬件管理的流控模式从而避免FIFO的溢出现象。
为达到上述目的,本发明采用如下技术方案:
数据有效位统一配置的流控式FIFO缓存结构,包括第一FIFO(1)和第二FIFO(2),第一FIFO(1)和第二FIFO(2)共同连接至用于选择全双工模式或半双工模式的全双工模式配置寄存器;
第一FIFO(1)上连接有用于产生数据字节有效位的第一流控配置电路及用于接收第一FIFO(1)填充状态信息的第一流控逻辑电路,第一流控配置电路包括第一FIFO对齐模式配置寄存器、第一突发传输大小配置寄存器和第一串行传输字节计数器,第一FIFO对齐模式配置寄存器和第一突发传输大小配置寄存器的输出端均连接至第一流控逻辑电路,第一串行传输字节计数器和第一流控逻辑电路双向交互;
第二FIFO(2)上连接有用于产生数据字节有效位的第二流控配置电路及用于接收第二FIFO(2)填充状态信息的第二流控逻辑电路,第二流控配置电路包括第二FIFO对齐模式配置寄存器、第二突发传输大小配置寄存器和第二串行传输字节计数器,第二FIFO对齐模式配置寄存器和第二突发传输大小配置寄存器的输出端均连接至第二流控逻辑电路,第二串行传输字节计数器和第二流控逻辑电路双向交互;
第一流控逻辑电路和第二流控逻辑电路均连接至用于选择DMA或CPU响应数据传输请求的DMA使能配置寄存器,所述数据传输请求包括突发数据传输请求、最后一次突发数据传输请求、单字数据传输请求和最后一次单字数据传输请求。
进一步地,第一FIFO(1)和第二FIFO(2)均通过主机接口连接至DMA或CPU。
进一步地,第一FIFO(1)和第二FIFO(2)的数据位宽与主机接口的数据位宽相等。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安微电子技术研究所,未经西安微电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910411859.4/2.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置