[发明专利]电视通道切换处理方法、电视及存储介质有效
申请号: | 201910464232.5 | 申请日: | 2019-05-30 |
公开(公告)号: | CN110336961B | 公开(公告)日: | 2022-03-01 |
发明(设计)人: | 刘题后 | 申请(专利权)人: | 深圳小佳科技有限公司 |
主分类号: | H04N5/268 | 分类号: | H04N5/268;G06T5/50 |
代理公司: | 深圳市君胜知识产权代理事务所(普通合伙) 44268 | 代理人: | 王永文;刘文求 |
地址: | 518000 广东省深圳市南山区粤海街*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电视 通道 切换 处理 方法 存储 介质 | ||
本发明公开了电视通道切换处理方法、电视及存储介质,所述方法包括:当选择8K通道,SOC电视主芯片读取FPGA接收的8K视频信号;控制将SOC电视主芯片输出信号切换到只输出透明的模式;同时FPGA切换到图像叠加模式;FPGA将接收的8K图像信号与SOC电视主芯片输出的透明度信号进行叠加,并输出给显示屏,同时将8K信号中的音频分量解码输出。本发明可以实现基于FPGA 8K电视8K通道切换,完成4K OSD与8K视频信号叠加,可以实现8K通道完美切换,提高了切换时图像清楚稳定性,可以节约电视信号通道切换的切换时间,提高电视信号通道切换的切换效率;方便用户使用。
技术领域
本发明涉及电视技术领域,具体涉及一种电视通道切换处理方法、电视及存储介质。
背景技术
随着电子技术的发展和人们生活水平的不断提高,各种电视的使用越来越普及。现在经常用于8K高清电视。
现有技术电视的通道切换方式由SOC(电视机主芯片)单独完成,不能处理图像叠加。
因此,现有技术还有待于改进和发展。
发明内容
鉴于上述现有技术的不足之处,本发明的目的在于提供一种电视通道切换处理方法、电视及存储介质,本发明可以实现基于FPGA 8K电视8K通道切换,完成4K OSD与8K视频信号叠加,可以实现8K通道完美切换。
为了达到上述目的,本发明采取了以下技术方案:
一种电视通道切换处理方法,其中,包括如下步骤:
预先在电视的SOC电视主芯片与显示屏之间连接设置用于进行图像叠加FPGA,并设置SOC电视主芯片接入4K信号源,FPGA接入8K信号源;
当选择8K通道, SOC电视主芯片读取FPGA接收的8K视频信号;控制将SOC电视主芯片输出信号切换到只输出透明的模式;同时FPGA切换到图像叠加模式;
FPGA将接收的8K图像信号与SOC电视主芯片输出的透明度信号进行叠加,并输出给显示屏,同时将8K信号中的音频分量解码输出。
所述的电视通道切换处理方法,其中,
所述当选择8K通道, SOC电视主芯片读取FPGA接收的8K视频信号的步骤包括:当选择8K通道,SOC电视主芯片将系统声音禁声;SOC电视主芯片读取FPGA接收的8K视频信号;
其中,所述控制将SOC电视主芯片输出信号切换到只输出透明的模式;同时FPGA切换到图像叠加模式的步骤包括:
SOC电视主芯片将图像静帧,FPGA将图像静帧;SOC电视主芯片输出信号从ARGB模式切换到屏蔽RGB信号只输出透明的模式;
同时FPGA从4K UPSCALE 8K模式切换到VBYONE与8K图像叠加模式;
其中,所述预先在电视的SOC电视主芯片与显示屏之间连接设置用于进行图像叠加FPGA,并设置SOC电视主芯片接入4K信号源,FPGA接入8K信号源的步骤包括:
在所述FPGA与SOC电视主芯片间设置VBYONE数字接口信号线,I2C信号线,IO1信号线。
所述的电视通道切换处理方法,其中,所述FPGA将接收的8K图像信号与SOC电视主芯片输出的透明度信号进行叠加,并输出给显示屏,同时将8K信号中的音频分量解码输出的步骤具体包括:
SOC电视主芯片解静帧,FPGA解静帧,FPGA将SOC通过VBYONE输出透明度信号与8K接口输入的8K图像信号叠加,并输出到显示屏,同时将8K信号中的音频分量解码输出。
一种电视通道切换处理方法,其中,包括如下步骤:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳小佳科技有限公司,未经深圳小佳科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910464232.5/2.html,转载请声明来源钻瓜专利网。