[发明专利]基于固态硬盘的FPGA原型验证加速系统及实现方法有效
申请号: | 201910577565.9 | 申请日: | 2019-06-28 |
公开(公告)号: | CN110399645B | 公开(公告)日: | 2023-07-07 |
发明(设计)人: | 李湘锦;张鹏;董怀玉;王宏伟 | 申请(专利权)人: | 深圳忆联信息系统有限公司;苏州工业园区记忆科技有限公司;记忆科技(深圳)有限公司 |
主分类号: | G06F30/331 | 分类号: | G06F30/331 |
代理公司: | 深圳市精英专利事务所 44242 | 代理人: | 王海滨 |
地址: | 518067 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 固态 硬盘 fpga 原型 验证 加速 系统 实现 方法 | ||
1.一种基于固态硬盘的FPGA原型验证加速系统的实现方法,其特征在于,所述方法包括:
在IC设计的前期阶段,在FPGA上验证芯片架构及固件是否影响性能;
固件在FPGA上进行原型验证以及评估性能;
若性能出现问题,则在数据通路中增加监测模块,通过所述监测模块精准定位问题是芯片架构还是固件设计不合理;
所述方法还包括:根据应用场景,插入监控模块,所述监控模块能够统计出一段时间内读带宽/写带宽,从而协助定位在所述应用场景中哪一步导致性能下降。
2.根据权利要求1所述的基于固态硬盘的FPGA原型验证加速系统的实现方法,其特征在于,所述应用场景包括:
主机通过PCIE将命令发送给NVME再到命令缓存;
第一中央处理器去命令缓存中解析命令;
第一中央处理器将数据管理模块待处理的写命令告诉数据管理模块;
第二中央处理器处理命令;
第三中央处理器读到写命令;
第三中央处理器配置好NandFlash控制器;
NandFlash控制器配置完成之后告知数据管理模块;
NandFlash控制器通过数据管理模块拿到数据,数据管理模块主动通过PCIE向主机索要数据,同时数据管理模块将数据写到DDR备份;
命令数据传输完成之后,数据管理模块将状态反馈给第一中央处理器。
3.根据权利要求1所述的基于固态硬盘的FPGA原型验证加速系统的实现方法,其特征在于,所述应用场景还包括:
主机通过PCIE将命令发送给NVME再到命令缓存;
第一中央处理器去命令缓存中解析命令;
第二中央处理器处理命令;
第三中央处理器读到写命令;
第三中央处理器配置好NandFlash控制器;
NVME从主机拿到数据写到DDR里面;
NandFlash控制器主动到DDR拿到数据写到颗粒中。
4.根据权利要求1所述的基于固态硬盘的FPGA原型验证加速系统的实现方法,其特征在于,所述应用场景还包括:
主机通过PCIE将命令发送给NVME再到命令缓存;
第一中央处理器去命令缓存中解析命令;
第二中央处理器处理命令;
第三中央处理器读到写命令;
第三中央处理器配置好NandFlash控制器;
NandFlash控制器主动到颗粒拿到数据写到DDR中;
NVME主动从DDR中取到数据,通过PCIE给主机。
5.根据权利要求1所述的基于固态硬盘的FPGA原型验证加速系统的实现方法,其特征在于,所述应用场景还包括:
主机通过PCIE将命令发送给NVME再到命令缓存;
第一中央处理器去命令缓存中解析命令;
第一中央处理器将数据管理模块待处理的写命令告诉数据管理模块;
第二中央处理器处理命令;
第三中央处理器读到读命令;
第三中央处理器配置好NandFlash控制器;
NandFlash控制器配置完成之后告知数据管理模块;
NandFlash控制器主动到颗粒拿到数据给数据管理模块,数据管理模块通过PCIE将数据给主机;
命令数据传输完成之后,数据管理模块将状态反馈给第一中央处理器。
6.一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求1至5中任一项所述方法的步骤。
7.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至5中任一项所述的方法的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳忆联信息系统有限公司;苏州工业园区记忆科技有限公司;记忆科技(深圳)有限公司,未经深圳忆联信息系统有限公司;苏州工业园区记忆科技有限公司;记忆科技(深圳)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910577565.9/1.html,转载请声明来源钻瓜专利网。