[发明专利]一种复位电路有效
申请号: | 201910656878.3 | 申请日: | 2019-07-19 |
公开(公告)号: | CN110399027B | 公开(公告)日: | 2021-04-30 |
发明(设计)人: | 徐强 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06F1/24 | 分类号: | G06F1/24 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 史翠 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 复位 电路 | ||
1.一种复位电路,其特征在于,包括线缆连接器、线缆状态检测器和复位芯片;
所述线缆连接器包括四个线缆接口;所述复位芯片的第一复位端口与所述线缆连接器的第一接口以及第二接口连接;所述复位芯片的第二复位端口与所述线缆连接器的第三接口以及第四接口连接;
所述线缆状态检测器包括第一线缆状态检测器、第二线缆状态检测器和第三线缆状态检测器;
所述复位芯片分别与第一线缆状态检测器的使能端以及第二线缆状态检测器的使能端连接,用于在第一复位模式下,控制第一线缆状态检测器以及第二线缆状态检测器使能;
第一线缆状态检测器的输入端与所述线缆连接器的第一接口以及第二接口连接,第一线缆状态检测器的输出端与所述复位芯片的第一复位端口连接,用于在第一复位模式下当所述第一接口以及所述第二接口插入线缆时,控制所述第一复位端口复位;
第二线缆状态检测器的输入端与所述线缆连接器的第三接口以及第四接口连接,第二线缆状态检测器的输出端与所述复位芯片的第二复位端口连接,用于在第一复位模式下当所述第三接口以及所述第四接口插入线缆时,控制所述第二复位端口复位;
所述复位芯片与所述第三线缆状态检测器的使能端连接,用于在第一复位模式下,禁止所述第三线缆状态检测器使能;在第二复位模式下,禁止所述第一线缆状态检测器和所述第二线缆状态检测器使能,并控制所述第三线缆状态检测器使能;所述复位芯片的第一复位端口与所述线缆连接器的第三接口以及第四接口连接;
第三线缆状态检测器的输入端与所述线缆连接器的第一接口、第二接口、第三接口以及第四接口连接,第三线缆状态检测器的输出端与所述复位芯片的第一复位端口连接,用于在第二复位模式下当所述第一接口、所述第二接口、所述第三接口以及所述第四接口均插入线缆时,控制所述第一复位端口复位;
所述线缆连接器通过或门芯片与各线缆状态检测器连接;
第一或门芯片的输入端分别与所述线缆连接器的第一接口以及第二接口连接,所述第一或门芯片的输出端分别与第一线缆状态检测器的输入端以及第三或门芯片的一个输入端连接;
第二或门芯片的输入端分别与所述线缆连接器的第三接口以及第四接口连接,所述第二或门芯片的输出端分别与第二线缆状态检测器的输入端以及第三或门芯片的另一个输入端连接;
第三或门芯片的输出端与第三线缆状态检测器的输入端连接。
2.根据权利要求1所述的复位电路,其特征在于,所述线缆状态检测器包括触发器和电平转换器。
3.根据权利要求2所述的复位电路,其特征在于,所述复位芯片的GPIO端口通过电平转换器分别与各线缆状态检测器的使能端连接;
第一电平转换器的输入端与所述复位芯片的GPIO端口连接,所述第一电平转换器的输出端分别与第二电平转换器的输入端、第一线缆状态检测器的使能端以及第二线缆状态检测器的使能端连接;
第二电平转换器的输出端与所述第三线缆状态检测器的使能端连接。
4.根据权利要求3所述的复位电路,其特征在于,所述电平转换器为NMOS晶体管。
5.根据权利要求2所述的复位电路,其特征在于,所述触发器为TRIGGER触发器;所述TRIGGER触发器用于检测到输入端下降沿时输出预设时间的高电平。
6.根据权利要求1-5任意一项所述的复位电路,其特征在于,所述复位芯片为PCIEswitch芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910656878.3/1.html,转载请声明来源钻瓜专利网。