[发明专利]一种高线性度延迟链有效

专利信息
申请号: 201910669236.7 申请日: 2019-07-24
公开(公告)号: CN110224692B 公开(公告)日: 2021-01-08
发明(设计)人: 罗萍;周先立;赵忠;王晨阳;王浩 申请(专利权)人: 电子科技大学
主分类号: H03K17/51 分类号: H03K17/51
代理公司: 成都点睛专利代理事务所(普通合伙) 51232 代理人: 葛启函
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 线性 延迟
【权利要求书】:

1.一种高线性度延迟链,包括校准模块、延迟链模块和第一多路复用器,

所述延迟链模块包括2n-1个级联的延迟单元,n为正整数,每个所述延迟单元的输入端连接前一个延迟单元的输出端,其中级联的第一个所述延迟单元的输入端作为所述延迟链模块的输入端;

所述校准模块的时钟端连接时钟信号,其校准端连接所述延迟链模块中级联的最后一个延迟单元的输出端;

所述第一多路复用器的输入端连接所述延迟链模块的输入端和所述2n-1个的延迟单元的输出端,其选择端连接n位的选择信号,其输出端作为所述延迟链的输出端;

其特征在于,所述校准模块用于产生m位的校准码,并在所述时钟信号上升沿到来时根据其校准端输入信号将所述校准码加一或减一,m为正整数;

所述校准模块还用于在所述时钟信号上升沿到来时产生一个脉冲信号送至所述延迟链模块的输入端;

所述延迟单元包括2m个延迟时间不同的延迟路径和一个第二多路复用器,每个所述延迟路径的输入端连接所述延迟单元的输入端,每个所述延迟路径的输出端连接所述第二多路复用器的输入端;每个所述延迟单元中所述第二多路复用器的选择端都连接所述m位的校准码,其输出端作为所述延迟单元的输出端,使得每个所述延迟单元的延迟路径相同。

2.根据权利要求1所述的高线性度延迟链,其特征在于,所述延迟单元中第i个所述延迟路径包括i个级联的缓冲器,其中i∈[1,2m]。

3.根据权利要求1或2所述的高线性度延迟链,其特征在于,所述校准模块还包括使能端和复位端,所述校准模块的使能端连接使能信号,其复位端连接复位信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201910669236.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top