[发明专利]用于高带宽存储器的可缩放芯片上网络在审
申请号: | 201910672655.6 | 申请日: | 2019-07-24 |
公开(公告)号: | CN110858189A | 公开(公告)日: | 2020-03-03 |
发明(设计)人: | 郑志学;王育颖;黄忠贤 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F13/16 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 李啸;张金金 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 带宽 存储器 缩放 芯片 网络 | ||
1.一种可编程逻辑装置,包括:
可编程组构;以及
存储器控制器,所述存储器控制器包括路由器,所述路由器可配置成将所述可编程组构耦合到存储器装置。
2.如权利要求1所述的可编程逻辑装置,其中所述路由器包括端口的集合和可配置成链接所述端口的集合中的端口的交叉开关电路。
3.如权利要求2所述的可编程逻辑装置,其中所述路由器包括将所述端口的集合中的第一端口耦合到所述端口的集合中的第二端口的旁路模式。
4.如权利要求3所述的可编程逻辑装置,其中所述第一端口可配置成与所述可编程组构交换数据,并且所述第二端口可配置成与所述存储器装置交换数据。
5.如权利要求1或2所述的可编程逻辑装置,其中所述存储器控制器包括芯片上网络(NoC),所述芯片上网络包括所述路由器。
6.如权利要求1、2或5所述的可编程逻辑装置,其中所述可编程组构包括芯片上网络(NoC),所述芯片上网络包括耦合到所述存储器控制器的所述路由器的可编程组构路由器。
7.如权利要求6所述的可编程逻辑装置,其中所述可编程组构路由器和所述存储器控制器的所述路由器可配置成使用NoC协议。
8.如权利要求6所述的可编程逻辑装置,其中所述存储器控制器的所述路由器通过所述路由器的第一端口耦合到所述可编程组构路由器,并且所述存储器控制器的所述路由器通过所述路由器的第二端口和桥耦合到所述可编程组构的数据处理核,其中所述桥可配置成在NoC协议和存储器接口协议之间转换数据。
9.如权利要求8所述的可编程逻辑装置,其中所述存储器接口协议包括高级可扩展接口4(AXI4)协议、AXI3协议、AXI-精简版协议、AXI一致性拓展(ACE)协议或Avalon接口协议。
10.一种电子装置,包括:
存储器装置;
现场可编程门阵列(FPGA),所述现场可编程门阵列使用高带宽桥耦合到所述存储器装置,其中所述FPGA包括:
多个数据处理核;以及
存储器控制器,所述存储器控制器耦合到所述高带宽桥,其中所述存储器控制器包括存储器控制器芯片上网络(NOC),所述存储器控制器芯片上网络包括多个存储器控制器路由器。
11.如权利要求10所述的电子装置,其中所述FPGA包括耦合到所述存储器控制器NoC的FPGA NoC。
12.如权利要求11所述的电子装置,所述电子装置包括经由第二桥耦合到所述FPGA的处理器,其中所述处理器可配置成通过所述FPGA NoC访问所述存储器控制器NoC。
13.如权利要求11或12所述的电子装置,其中第一数据处理核可配置成通过所述FPGANoC来访问所述存储器控制器。
14.如权利要求10或11所述的电子装置,其中第一数据处理核可配置成通过直接互连访问所述存储器控制器,所述直接互连耦合到所述多个存储器控制器路由器中的第一存储器控制器路由器。
15.如权利要求14所述的电子装置,其中在通过所述第一存储器控制器路由器在所述第一数据处理核和所述存储器控制器之间传输数据期间,启用所述第一存储器控制器路由器的旁路模式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910672655.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:建模系统
- 下一篇:以更高精度的打印头往返运动