[发明专利]用于高带宽存储器的可缩放芯片上网络在审
申请号: | 201910672655.6 | 申请日: | 2019-07-24 |
公开(公告)号: | CN110858189A | 公开(公告)日: | 2020-03-03 |
发明(设计)人: | 郑志学;王育颖;黄忠贤 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F13/16 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 李啸;张金金 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 带宽 存储器 缩放 芯片 网络 | ||
本文描述了用于集成电路的存储器控制器,该存储器控制器实现芯片上网络(NoC)来提供对存储器的访问,以将集成电路的处理核耦合到存储器装置。该NoC可专用于服务存储器控制器,并且可包括一个或多个路由器以促进对存储器控制器的访问的管理。
相关申请的交叉引用
本申请要求来自序列号为62/722,741的美国临时申请的优先权以及其益处,该美国临时申请标题为“用于高带宽存储器的高效率且可缩放的芯片上网络拓扑以及应用(AnEfficient And Scalable Network-On-Chip Topology For High-Bandwidth Memory,And Applications)”,提交于2018年8月24日,出于所有目的通过引用将其整体地结合于本文中。
背景技术
本公开涉及数字电路,并且具体来说,涉及数字电子装置中的数据路由电路。
本部分旨在向读者介绍可能与本公开的各个方面相关的技术的各个方面,本公开的所述各个方面在下面描述和/或要求保护。相信该讨论将有助于向读者提供背景信息以促进本公开的各个方面的更好的理解。因此,应理解,这些陈述要从这个角度来阅读,而不是作为对现有技术的承认。
可编程逻辑装置是一类集成电路,该类集成电路可被编程以执行各种各样的操作。可编程逻辑装置可包括可编程逻辑元件,所述可编程逻辑元件能够被配置成执行定制操作或被配置成实现一个或多个数据处理电路。在可编程逻辑装置中被编程的数据处理电路可经由接口彼此交换数据以及与电路外(off-circuit)装置交换数据。为此,可编程逻辑装置可包括路由资源(例如,专用互连)以将不同的数据处理电路连接到外部接口(例如,存储器控制器、收发器)。作为示例,某些装置可以以系统级封装(SiP)形式配置,其中诸如现场可编程门阵列(FPGA)之类的可编程装置使用高带宽接口耦合到诸如高带宽存储器(HBM)之类的存储器。FPGA可实现可经由路由资源访问HBM的多个数据处理电路。随着数据量、处理速度以及装置中的功能块的数目的增加,路由资源可能变得不足以提供所请求的访问,并且在某些情况下,可能变成可能降低电子装置的操作容量的瓶颈。
附图说明
在阅读以下详细描述之后并且在参考附图之后,可更好地理解本公开的各个方面,附图中:
图1是根据实施例的利用电路设计来编程的可编程逻辑装置的框图;
图2是根据实施例的可使用可编程逻辑装置来快速响应于数据处理请求的数据处理系统的框图;
图3是根据实施例的包括系统级封装(SiP)的电子装置的框图,该系统级封装(SiP)包括耦合到存储器装置的可编程逻辑装置;
图4是根据实施例的具有带有专用芯片上网络(NoC)的存储器接口的可编程逻辑装置的示图,所述存储器接口用于将数据路由至存储器控制电路和从存储器控制电路路由数据,并且所述存储器接口连接到可编程逻辑装置NoC;
图5是根据实施例的使用带有专用NoC的存储器接口来与存储器装置交换数据的方法的流程图示图;
图6是根据实施例的具有专用NoC的存储器接口的框图;
图7是根据实施例的可由存储器接口的专用NoC使用的路由器的示图;
图8是根据实施例的可用于带有专用NoC的存储器接口的桥电路的示图;
图9是根据实施例的可用于支持用于存储器控制的虚拟通道的NoC路由器的逻辑示图;
图10是根据实施例的示出通过存储器接口中的专用NoC的路由器的可能数据路径的逻辑示图;
图11是根据实施例的带有配置成提供对多个核的访问的专用NoC的存储器接口的示图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910672655.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:建模系统
- 下一篇:以更高精度的打印头往返运动