[发明专利]锁存型比较器失调误差的后台校正电路及方法有效
申请号: | 201910692130.9 | 申请日: | 2019-07-30 |
公开(公告)号: | CN110474638B | 公开(公告)日: | 2023-04-25 |
发明(设计)人: | 杜翎;刘学;徐振涛;杨荣彬;胡国林 | 申请(专利权)人: | 成都铭科思微电子技术有限责任公司 |
主分类号: | H03M1/10 | 分类号: | H03M1/10 |
代理公司: | 成都其高专利代理事务所(特殊普通合伙) 51244 | 代理人: | 贾波 |
地址: | 610000 四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 锁存型 比较 失调 误差 后台 校正 电路 方法 | ||
本发明公开了锁存型比较器失调误差的后台校正电路及方法,包括相互连接的锁存型比较器(1)和校正电路(2),所述锁存型比较器(1)包括主输入对管、尾电流开关Q103、负载电路、复位电路、与门及选择器,在主输入对管的漏端设置有MOS管Q104和MOS管Q105所构成的辅助输入对管,且在辅助输入对管的源端上连接有尾电流开关Q106,且尾电流开关Q106与尾电流开关Q103共接;不增加锁存型比较器输出端的负载,在主输入对管的漏端仅额外增加一对辅助输入对管。
技术领域
本发明涉及锁存型比较器技术领域,具体的说,是锁存型比较器失调误差的后台校正电路及方法。
背景技术
锁存型比较器作为一种量化单元,广泛应用于模拟数字转换器中。由于器件工艺参数或者版图寄生参数的失配,会引起比较器的失调误差。为了提高比较器的精度,需要对比较器的失调误差进行校正。
现有的锁存型比较器的失调校正手段主要有两种。一种是在校正时,将比较器的差分输入短接到共模电压,然后对比较器进行锁存操作,根据输出结果,调整两个差分输出之一的负载电容的大小,直到锁存结果反相为止。另一种是在校正时,将比较器的差分输入短接到共模电压,然后对比较器进行锁存操作,根据输出结果,增加或减小与两个差分输入对管之一并联的额外晶体管的数目,直到锁存结果反相为止。
第一种方法会增大锁存型比较器的负载电容,且失调越大,两个差分输出之一的负载电容也越大,从而降低比较器的速度。另一种方法则会增大锁存型比较器输入对管漏端的负载,且失调越大,两个差分输入之一的漏端负载也越大,从而降低比较器的速度。两种校正方法的另一个缺陷则是校正需要由数字码字进行控制,如果校正范围一定,校正步长越小以提高校正精度,那么所需要的码字长度也越大,从而增加了电路的复杂度。
发明内容
本发明的目的在于提供锁存型比较器失调误差的后台校正电路及方法,所述校正电路,不增加锁存型比较器输出端的负载,在主输入对管的漏端仅额外增加一对辅助输入对管;所述校正方法可实现足够宽的校正范围。
本发明通过下述技术方案实现:锁存型比较器失调误差的后台校正电路,包括相互连接的锁存型比较器和校正电路,所述锁存型比较器包括主输入对管、尾电流开关Q103、负载电路、复位电路、与门及选择器,在主输入对管的漏端设置有MOS管Q104和MOS管Q105所构成的辅助输入对管,且在辅助输入对管的源端上连接有尾电流开关Q106,且尾电流开关Q106与尾电流开关Q103共接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都铭科思微电子技术有限责任公司,未经成都铭科思微电子技术有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910692130.9/2.html,转载请声明来源钻瓜专利网。