[发明专利]连接接口电路、存储器存储装置及信号产生方法在审
申请号: | 201910808733.0 | 申请日: | 2019-08-29 |
公开(公告)号: | CN112447210A | 公开(公告)日: | 2021-03-05 |
发明(设计)人: | 黄明前 | 申请(专利权)人: | 群联电子股份有限公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C7/22 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 罗英;臧建明 |
地址: | 中国台湾*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 连接 接口 电路 存储器 存储 装置 信号 产生 方法 | ||
1.一种连接接口电路,用以将存储器控制器连接至易失性存储器模块,且所述连接接口电路包括:
锁相电路,连接至所述存储器控制器;
线路模块,连接至所述锁相电路;以及
信号接口,连接于所述线路模块与所述存储器控制器之间,
其中所述锁相电路用以从所述存储器控制器接收第一时脉信号,
所述锁相电路还用以根据所述第一时脉信号与所述线路模块的延迟特性产生第二时脉信号,并且
所述线路模块用以根据所述第二时脉信号提供第三时脉信号至所述信号接口。
2.根据权利要求1所述的连接接口电路,其中所述锁相电路还用以将所述第一时脉信号与所述第二时脉信号之间的相位差锁定于目标相位差,且所述目标相位差受所述线路模块的所述延迟特性影响。
3.根据权利要求2所述的连接接口电路,其中所述线路模块还用以延迟所述第二时脉信号以产生所述第三时脉信号,且所述第二时脉信号的延迟量对应所述目标相位差。
4.根据权利要求1所述的连接接口电路,其中所述锁相电路包括:
调变电路,连接至所述存储器控制器与所述线路模块;以及
补偿电路,连接至所述调变电路,
其中所述调变电路用以根据所述第一时脉信号与补偿信号产生所述第二时脉信号,并且
所述补偿电路用以根据所述第二时脉信号产生所述补偿信号。
5.根据权利要求4所述的连接接口电路,其中所述补偿电路包括:
至少一第一电路模块,用以模拟所述线路模块中的至少一连接线的延迟特性;以及
至少一第二电路模块,连接至所述至少一第一电路模块并且用以模拟所述线路模块中的至少一布线转折点的延迟特性。
6.根据权利要求5所述的连接接口电路,其中所述至少一第一电路模块包括至少一RC电路。
7.根据权利要求5所述的连接接口电路,其中所述至少一第二电路模块包括至少一缓冲元件。
8.根据权利要求4所述的连接接口电路,其中所述调变电路包括:
相位检测器,连接至所述存储器控制器与所述补偿电路;以及
时脉输出电路,连接至所述相位检测器与所述线路模块,
其中所述相位检测器用以检测所述第一时脉信号与所述补偿信号之间的相位差,并且
所述时脉输出电路用以根据所述相位差产生所述第二时脉信号。
9.一种存储器存储装置,包括:
易失性存储器模块;
存储器控制器;以及
连接接口电路,连接至所述易失性存储器模块与所述存储器控制器,
其中所述连接接口电路用以从所述存储器控制器接收第一时脉信号,
所述连接接口电路还用以根据所述第一时脉信号与所述连接接口电路中的线路模块的延迟特性产生第二时脉信号,并且
所述连接接口电路还用以根据所述第二时脉信号提供一第三时脉信号至所述连接接口电路与所述存储器控制器之间的信号接口。
10.根据权利要求9所述的存储器存储装置,其中所述连接接口电路还用以将所述第一时脉信号与所述第二时脉信号之间的相位差锁定于目标相位差,且所述目标相位差受所述线路模块的所述延迟特性影响。
11.根据权利要求10所述的存储器存储装置,其中所述连接接口电路还用以经由所述线路模块延迟所述第二时脉信号以产生所述第三时脉信号,且所述第二时脉信号的延迟量对应所述目标相位差。
12.根据权利要求9所述的存储器存储装置,其中所述连接接口电路包括:
调变电路,连接至所述存储器控制器;以及
补偿电路,连接至所述调变电路,
其中所述调变电路用以根据所述第一时脉信号与补偿信号产生所述第二时脉信号,并且
所述补偿电路用以根据所述第二时脉信号产生所述补偿信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于群联电子股份有限公司,未经群联电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910808733.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:充电方法
- 下一篇:精密点定位和惯性导航系统组合的高精度导航系统和方法