[发明专利]GOA电路以及显示面板有效
申请号: | 201910916929.1 | 申请日: | 2019-09-26 |
公开(公告)号: | CN110675798B | 公开(公告)日: | 2022-07-12 |
发明(设计)人: | 薛炎 | 申请(专利权)人: | 深圳市华星光电半导体显示技术有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 深圳翼盛智成知识产权事务所(普通合伙) 44300 | 代理人: | 汪阮磊 |
地址: | 518132 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | goa 电路 以及 显示 面板 | ||
本申请提供的GOA电路以及显示面板,通过在下拉维持模块中增加第八晶体管和第九晶体管,从而可以通过第八晶体管和第九晶体管将第一节点下拉至更低电位,进而提高GOA电路的稳定性。
技术领域
本申请涉及显示技术领域,具体一种GOA电路以及显示面板。
背景技术
集成栅极驱动电路技术(Gate Driver on Array,GOA)将栅极驱动电路集成在显示面板的阵列基板上,从而可以省掉栅极驱动集成电路部分,以从材料成本和制作工艺两方面降低产品成本。
现有的GOA电路在输出当前级GOA单元的行扫描信号后,需在一段时间内维持行扫描信号的低电平。然而,由于晶体管长时间工作,晶体管的电性容易受到破坏,从而导致GOA电路不能正常工作。
发明内容
本申请实施例提供一种GOA电路以及显示面板,能够解决现有的GOA电路由于晶体管长时间工作,晶体管的电性容易受到破坏,从而导致GOA电路不能正常工作的技术问题。
第一方面,本申请提供了一种GOA电路,包括:多级级联的GOA单元,每一级GOA单元均包括:输入模块、第一输出模块、第二输出模块、下拉模块以及下拉维持模块;
所述输入模块接入上一级级传信号以及第一电压信号,并电性连接于第一节点,所述输入模块用于在上一级级传信号控制下,将所述第一节点的电位上拉至所述第一电压信号的电位;
所述第一输出模块接入时钟信号,并电性连接于所述第一节点,所述第一输出模块在所述第一节点的电位控制下,根据所述时钟信号输出本级级传信号;
所述第二输出模块接入所述时钟信号,并电性连接于第二节点,所述第二输出模块用于在所述第二节点的电位控制下,根据所述时钟信号输出扫描信号;
所述下拉模块接入下一级级传信号以及第二电压信号,并电性连接于第一节点,所述下拉模块用于在所述下一级级传信号控制下将所述第一节点的电位下拉至所述第二电压信号的电位;
所述下拉维持模块接入第一电压信号、第三电压信号以及电源信号,并电性连接于所述第一节点、所述本级级传信号以及扫描信号,所述下拉维持模块用于根据所述第一电压信号、第三电压信号以及电源信号以及第一节点的电位,维持所述本级级传信号以及扫描信号的电位至所述第三信号的电位。
在本申请所提供的GOA电路中,所述输入模块包括第一晶体管;
所述第一晶体管的栅极电性连接于所述上一级级传信号,所述第一晶体管的源极电性连接于所述第一电压信号,所述第一晶体管的漏极电性连接于所述第一节点。
在本申请所提供的GOA电路中,所述第一输出模块包括第二晶体管;
所述第二晶体管的栅极电性连接于所述第一节点,所述第二晶体管的源极电性连接所述本级级传信号,所述第二晶体管的漏极电性连接于所述时钟信号。
在本申请所提供的GOA电路中,所述第二输出模块包括第三晶体管以及自举电容;
所述第三晶体管的栅极电性连接于所述第二节点,所述第三晶体管的源极电性连接于所述扫描信号,所述第三晶体管的漏极电性连接于所述时钟信号;
所述自举电容的第一端电性连接于所述第二节点,所述自举电容的第二端电性连接于所述第三晶体管的源极。
在本申请所提供的GOA电路中,所述下拉模块包括第四晶体管;
所述第四晶体管的栅极电性连接于所述下一级级传信号,所述第四晶体管的源极电性连接于所述第一节点,所述第四晶体管的漏极电性连接于所述第二电压信号。
在本申请所提供的GOA电路中,所述下拉维持模块包括第五晶体管、第六晶体管、第七晶体管、第八晶体管以及第九晶体管;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电半导体显示技术有限公司,未经深圳市华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910916929.1/2.html,转载请声明来源钻瓜专利网。