[发明专利]一种片上系统以及存储器有效
申请号: | 201911007758.7 | 申请日: | 2019-10-22 |
公开(公告)号: | CN110806998B | 公开(公告)日: | 2020-09-29 |
发明(设计)人: | 刘锴;崔明章;王铜铜;李锋;李秦飞;杜金凤 | 申请(专利权)人: | 广东高云半导体科技股份有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 李庆波 |
地址: | 510000 广东省广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 系统 以及 存储器 | ||
1.一种片上系统,其特征在于,所述片上系统包括:
处理器;
存储器,连接所述处理器的系统总线,所述存储器基于FPGA的逻辑资源实现;
模式选择器,连接所述处理器和所述存储器,并用于接收外部控制信号,以实现所述存储器工作模式的切换,在所述存储器工作在FPGA模式时,作为所述FPGA片内的数据存储器,在所述存储器工作在处理器模式时,作为所述处理器的指令存储器;
其中,所述存储器包括:
系统总线接口,连接所述系统总线,用于建立与所述处理器之间的通信连接;
功能接口模块,连接所述系统总线接口,用于与所述系统总线接口进行交互,并用于对数据和指令进行存储;
控制器,包括控制模块和多个寄存器,所述控制模块连接所述系统总线接口,每一所述寄存器分别连接所述控制模块和所述功能接口模块的一个端口,所述控制模块用于根据所述处理器通过所述系统总线发送的寄存器地址对相应的寄存器进行操作,以对相应的所述功能接口模块中的指令进行读取或控制。
2.根据权利要求1所述的片上系统,其特征在于,
所述处理器包括处理器内核,所述FPGA包括FPGA内核和所述存储器;
所述模式选择器包括:
控制信号端口,用于接收所述外部控制信号;
输入端口,连接所述处理器内核和所述FPGA内核;
输出端口,连接所述存储器。
3.根据权利要求1所述的片上系统,其特征在于,
所述多个寄存器包括控制寄存器、状态寄存器、地址寄存器、读指令寄存器和使能寄存器。
4.根据权利要求1所述的片上系统,其特征在于,
所述功能接口模块包括:
存储器接口,连接所述控制器和所述系统总线接口,用于与所述控制器和所述系统总线接口进行数据通信;
存储器功能模块,连接所述存储器接口,用于对数据或指令进行存储。
5.根据权利要求4所述的片上系统,其特征在于,
所述存储器接口包括:
时钟端口和复位端口,连接所述系统总线接口,用于分别接收时钟信号和复位信号;
控制端口、状态端口、地址端口、读指令端口和使能端口,分别连接所述控制器中对应的寄存器。
6.根据权利要求1所述的片上系统,其特征在于,
所述系统总线接口用于将所述处理器通过所述系统总线发送的存储地址信号,映射成对应的所述功能接口模块的一个端口的寄存器地址信号,建立所述处理器与所述功能接口模块的通信连接;
所述功能接口模块根据存储地址信号在对应的存储空间进行数据或指令的读取。
7.根据权利要求1所述的片上系统,其特征在于,
所述存储器为只读存储器。
8.一种存储器,其特征在于,所述存储器基于FPGA的逻辑资源实现,并连接外部处理器和模式选择器,
所述存储器包括:
系统总线接口,连接所述处理器的系统总线,用于建立与所述处理器之间的通信连接;
功能接口模块,连接所述系统总线接口,用于与所述系统总线接口进行交互,并用于对数据和指令进行存储;
控制器,包括控制模块和多个寄存器,所述控制模块连接所述系统总线接口,每一所述寄存器分别连接所述控制模块和所述功能接口模块的一个端口,所述控制模块用于根据所述处理器通过所述系统总线发送的寄存器地址对相应的寄存器进行操作,以对相应的所述功能接口模块中的指令进行读取或控制;
其中,所述模式选择器连接所述处理器和所述存储器,并用于接收外部控制信号,以实现所述存储器工作模式的切换,在所述存储器工作在FPGA模式时,作为所述FPGA片内的数据存储器,在所述存储器工作在处理器模式时,作为所述处理器的指令存储器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东高云半导体科技股份有限公司,未经广东高云半导体科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911007758.7/1.html,转载请声明来源钻瓜专利网。