[发明专利]静态随机存取内存系统及其数据读写方法有效
申请号: | 201911033552.1 | 申请日: | 2019-10-28 |
公开(公告)号: | CN112735493B | 公开(公告)日: | 2023-06-13 |
发明(设计)人: | 姜智荃 | 申请(专利权)人: | 敦泰电子股份有限公司 |
主分类号: | G11C11/418 | 分类号: | G11C11/418;G11C11/419 |
代理公司: | 上海波拓知识产权代理有限公司 31264 | 代理人: | 蔡光仟 |
地址: | 中国台湾新竹科*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 静态 随机存取 内存 系统 及其 数据 读写 方法 | ||
1.一种静态随机存取内存系统,其特征在于,包含:
一记忆胞矩阵,包含多数呈矩阵排列的记忆胞;
一字元线译码器及一位元线译码器,译码地址线数据以寻址记忆胞;
一时序控制电路;
一输入选择器及一输出选择器,耦接至该时序控制电路;
2P个m位元输入驱动单元,耦接至该时序控制电路及该位元线译码器,其中,P及m皆为大于1的正整数;
2P个m位元数据锁存单元,耦接至该输入选择器及分别耦接至该2P个m位元输入驱动单元,以根据该输入选择器的选择来致能其中一个m位元数据锁存单元来进行数据锁存,其中,该时序控制电路致能该2P个m位元输入驱动单元来进行数据写入;
2P个m位元感应放大暨数据锁存单元,耦接至该时序控制电路及该位元线译码器,其中,该时序控制电路致能该2P个m位元感应放大暨数据锁存单元来进行数据锁存;以及
2P个m位元输出驱动单元,耦接至该输出选择器及分别耦接至该2P个m位元感应放大暨数据锁存单元,以根据该输出选择器的选择来致能其中一个m位元输出驱动单元来进行数据输出。
2.如权利要求1所述的静态随机存取内存系统,其特征在于,该输入选择器选择致能其中一个m位元数据锁存单元是锁存住m位元输入数据。
3.如权利要求2所述的静态随机存取内存系统,其特征在于,该时序控制电路致能该2P个m位元输入驱动单元是将锁存于该2P个m位元数据锁存单元中的2P个m位元输入数据经由该位元线译码器写入被寻址的记忆胞。
4.如权利要求1所述的静态随机存取内存系统,其特征在于,该时序控制电路致能该2P个m位元感应放大暨数据锁存单元是将被寻址的记忆胞经由该位元线译码器读出以锁存住2P个m位元输出数据。
5.如权利要求4所述的静态随机存取内存系统,其特征在于,该输出选择器选择致能其中一个m位元输出驱动单元是输出锁存于对应的m位元感应放大暨数据锁存单元中的m位元输出数据。
6.如权利要求1所述的静态随机存取内存系统,其特征在于,该时序控制电路是以一控制线耦接该2P个m位元输入驱动单元,及该时序控制电路是以一控制线耦接该2P个m位元感应放大暨数据锁存单元。
7.如权利要求1所述的静态随机存取内存系统,其特征在于,该时序控制电路是以2P条控制线分别耦接该2P个m位元输入驱动单元,及该时序控制电路是以2P条控制线分别耦接该2P个m位元感应放大暨数据锁存单元。
8.如权利要求1所述的静态随机存取内存系统,其特征在于,该输入选择器及该输出选择器其中之一或两者皆是整合于该时序控制电路中。
9.如权利要求1所述的静态随机存取内存系统,其特征在于,更包含一地址锁存器,其锁存住用以寻址记忆胞的地址线数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于敦泰电子股份有限公司,未经敦泰电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911033552.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种稳定他克莫司的稀释液及其应用
- 下一篇:一种多效防锈剂及其制备方法和应用