[发明专利]混合内存的数据迁移方法、系统及电子设备在审
申请号: | 201911051852.2 | 申请日: | 2019-10-30 |
公开(公告)号: | CN110795045A | 公开(公告)日: | 2020-02-14 |
发明(设计)人: | 刘晨吉;陈岚;倪茂;郝晓冉;孙浩 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | G06F3/06 | 分类号: | G06F3/06;G06F12/0866 |
代理公司: | 11021 中科专利商标代理有限责任公司 | 代理人: | 王中苇 |
地址: | 100029 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 第一模块 非易失性存储器 内存 动态随机存储器 第一数据 数据迁移 数据迁移系统 内存控制器 电子设备 迁移状态 指向 迁移 访问 | ||
1.一种混合内存的数据迁移方法,用于内存控制器,所述混合内存包括非易失性存储器NVM和动态随机存储器DRAM,方法包括:
当接收到访问所述非易失性存储器NVM的请求时,判断所述非易失性存储器NVM的第一模块的状态信息,其中,所述请求指向所述第一模块;
当所述第一模块的状态信息为待迁移状态时,将所述请求对应的第一数据迁移至所述动态随机存储器DRAM的第二模块中,将所述第二模块中的数据迁移至所述第一模块中,其中,所述第一数据、第一模块以及第二模块的大小为一个cache块。
2.根据权利要求1所述的方法,其中,当所述请求为读请求时,所述第一数据为所述第一模块中的数据,所述将所述请求对应的第一数据迁移至所述动态随机存储器DRAM的第二模块中,包括:
获取所述第一模块中的数据;
将所述第一模块中的数据发送到高速缓冲存储器中,其中,所述读请求由所述高速缓冲存储器生成;
将所述第一模块中的数据写入所述第二模块中。
3.根据权利要求1所述的方法,其中,当所述请求为写请求时,所述方法还包括:
接收所述写请求所请求写入的写数据,所述第一数据为所述写数据;
所述将所述请求对应的第一数据迁移至所述动态随机存储器DRAM的第二模块中,包括:
将所述写数据写入所述第二模块中。
4.根据权利要求1所述的方法,其中,所述方法还包括:
记录所述非易失性存储器NVM每一行对应的预充次数;
根据所述第一模块、非易失性存储器NVM的行缓存中存储的数据更新所述预充次数。
5.根据权利要求4所述的方法,其中,所述根据所述第一模块、非易失性存储器NVM的行缓存中存储的数据更新所述预充次数,包括:
当所述非易失性存储器NVM的行缓存中存储的数据不包含所述第一模块时,对所述预充次数进行加一处理,否则,所述预充次数保持不变。
6.根据权利要求4所述的方法,其中,所述判断所述非易失性存储器NVM的第一模块的状态信息,包括:
当所述更新后的预充次数等于预设阈值时,所述第一模块的状态信息为所述待迁移状态;
当所述更新后的预充次数小于所述预设阈值时,所述第一模块的状态信息为读写状态。
7.根据权利要求1所述的方法,其中,所述方法还包括:
当所述第一模块的状态信息为所述待迁移状态时,将所述第二模块中的数据存储至所述内存控制器的交换缓存中;
所述将所述第二模块中的数据迁移至所述第一模块中,包括:
将所述交换缓存中的数据写入所述第一模块中。
8.根据权利要求1所述的方法,其中,所述第二模块为所述动态随机存储器DRAM中使用频次小于预设值的模块。
9.一种混合内存的数据迁移系统,用于内存控制器,所述混合内存包括非易失性存储器NVM和动态随机存储器DRAM,系统包括:
判断模块,用于当接收到访问所述非易失性存储器NVM的请求时,判断所述非易失性存储器NVM的第一模块的状态信息,其中,所述请求指向所述第一模块;
迁移模块,用于当所述第一模块的状态信息为待迁移状态时,将所述请求对应的第一数据迁移至所述动态随机存储器DRAM的第二模块中,将所述第二模块中的数据迁移至所述第一模块中,其中,所述第一数据、第一模块以及第二模块的大小为一个cache块。
10.一种电子设备,包括:
处理器;
存储器,其存储有计算机可执行程序,所述程序在被所述处理器执行时,使得所述处理器执行如权利要求1-8中任一项所述的方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911051852.2/1.html,转载请声明来源钻瓜专利网。