[发明专利]一种基于单片DDR3芯片的图像时域滤波与显示的方法有效

专利信息
申请号: 201911111830.0 申请日: 2019-11-14
公开(公告)号: CN110992239B 公开(公告)日: 2023-03-24
发明(设计)人: 孔冬;毛义伟;田立坤 申请(专利权)人: 中国航空工业集团公司洛阳电光设备研究所
主分类号: G06T1/20 分类号: G06T1/20;G06T1/60;G06T5/00
代理公司: 西安凯多思知识产权代理事务所(普通合伙) 61290 代理人: 王鲜凯
地址: 471099 *** 国省代码: 河南;41
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 单片 ddr3 芯片 图像 时域 滤波 显示 方法
【权利要求书】:

1.一种基于单片DDR3芯片的图像时域滤波与显示的方法,其特征在于:采用FPGA内的时域滤波模块、两路图像直接内存存取IP核模块和存取接口IP核模块;单片DDR3芯片与存取接口IP核模块连接,DVI接口芯片与第二图像直接内存存取IP核模块连接;时域滤波与显示步骤如下:

步骤1:前端图像传感器输出的高帧频高分辨率图像发送给FPGA芯片,在FPGA芯片内部将当前帧图像数据分为2路,其中1路送给时域滤波模块(1),另外1路送给图像直接内存存取IP核(2)并通过存取接口IP核(4)写入DDR3芯片(5)进行缓存;

步骤2:第一图像直接内存存取IP核(2)通过存取接口IP核(4)从DDR3芯片(5)中读取缓存的前一帧图像数据,送入时域滤波模块(1);当前帧图像数据与前一帧图像数据在时域滤波模块(1)中进行图像滤波,滤除当前帧图像的时域噪声;

步骤3:时域滤波模块(1)将滤波后图像输出至第二图像直接内存存取IP核(3),再通过存取接口IP核(4)写入DDR3芯片(5)进行缓存;

步骤4:第二图像直接内存存取IP核(3)通过存取接口IP核(4)从DDR3芯片(5)中读取缓存的滤波后图像数据,生成DVI标准时序图像送入DVI接口芯片(6)用于DVI图像显示。

2.根据权利要求1所述基于单片DDR3芯片的图像时域滤波与显示的方法,其特征在于:所述FPGA采用Xilinx公司的XC7A200T-2SBG484I。

3.根据权利要求1所述基于单片DDR3芯片的图像时域滤波与显示的方法,其特征在于:所述DDR3芯片选用美光公司的MT41J128M8。

4.根据权利要求1所述基于单片DDR3芯片的图像时域滤波与显示的方法,其特征在于:所述DVI接口芯片选用TI公司的TFP410芯片。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司洛阳电光设备研究所,未经中国航空工业集团公司洛阳电光设备研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201911111830.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top