[发明专利]高速点对点串行接口系统在审

专利信息
申请号: 201911121316.5 申请日: 2019-11-15
公开(公告)号: CN110781116A 公开(公告)日: 2020-02-11
发明(设计)人: 李洁 申请(专利权)人: 广州健飞通信有限公司
主分类号: G06F13/40 分类号: G06F13/40;G06F13/42
代理公司: 11411 北京联瑞联丰知识产权代理事务所(普通合伙) 代理人: 张莹
地址: 511458 广东省广州市南沙区*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 串行接口系统 点对点 走线 介质访问控制模块 串行数据链路 高速转换器 嵌入式时钟 物理层模块 串行接口 发送模块 时序约束 数据接口 对齐 匹配
【权利要求书】:

1.一种高速点对点串行接口系统,其特征在于,包括:

介质访问控制模块,所述介质访问控制模块包括链路层、寄存模块、扰码器和多帧计数器的延迟锁相环模块,经由所述寄存模块接收第一数据;

多个发送模块,电性连接所述介质访问控制模块,所述多个发送模块包括发送状态寄存模块、发送控制模块以及发送扰码模块和数据链路层,并接收所述第一数据的一个或多个样点数据流,而转换成一个或多个串行流,生成第二数据;以及

物理层模块,电性连接所述多个发送模块,所述物理层模块包含编码器、字对齐器、串化器的物理编码子层和串化器的物理媒介适配层模块,接收所述第二数据并输出至数模转换模块。

2.根据权利要求1所述的系统,其特征在于,其中发送状态寄存模块为管理配置状态寄存模块。

3.根据权利要求1所述的系统,其特征在于,其中所述发送控制器为管理同步信号以及控制数据链路层状态的状态机、本地多帧时钟和整条链路的确定性延迟的控制器。

4.根据权利要求1所述的系统,其特征在于,其中所述发送扰码器和数据链路层以32位数据实现初始通道对齐序列,并执行加扰、通道插入和字符的帧对齐。

5.根据权利要求1所述的系统,其特征在于,其中所述数据链路层包括代码组同步、初始通道同步和用户数据相位,并依据所述代码组同步、所述初始通道同步和所述用户数据相位建立一个同步链路。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州健飞通信有限公司,未经广州健飞通信有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201911121316.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top