[发明专利]基于单总线协议的密钥电路有效

专利信息
申请号: 201911123995.X 申请日: 2019-11-14
公开(公告)号: CN110943824B 公开(公告)日: 2021-02-23
发明(设计)人: 李加鹏;李文昌;王鸿志 申请(专利权)人: 中国科学院半导体研究所
主分类号: H04L9/06 分类号: H04L9/06;G06F21/72;G06F21/76
代理公司: 中科专利商标代理有限责任公司 11021 代理人: 吴梦圆
地址: 100083 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基于 总线 协议 密钥 电路
【权利要求书】:

1.一种基于单总线协议的密钥电路,其特征在于,包括:

单总线端口,连接单总线,通过所述单总线端口接收控制指令和对码数据;

密钥控制单元,包括预置有密钥的数据处理模块;

异或单元,对所述对码数据和所述密钥进行按位异或运算,其中,所述异或单元包括:异或逻辑模块,实现异或运算;第一锁存器,设置于所述单总线端口与所述异或逻辑模块之间;第二锁存器,设置于所述密钥控制单元与所述异或逻辑模块之间;处理器模块,设置于所述密钥控制单元和所述第二锁存器之间,实现对所述密钥的按位输出;以及分频器,接收所述按位异或运算的结果并输出反馈信号;

RS触发器,其输入端连接所述异或单元,且其输出端根据所述异或单元的运算结果控制所述密钥控制单元的读写权限;以及

计时器单元,所述计时器单元的输入连接所述RS触发器的输出,且所述计时器单元的输出反馈至所述RS触发器,其中,所述计时器单元包括:计时器,预置一设定时间长度,所述计时器的输入为所述RS触发器的输出;与逻辑模块,所述与逻辑模块的输出反馈至所述RS触发器,所述与逻辑模块的输入包括所述密钥控制单元的操作结果和所述计时器的输出;

其中,所述处理器模块包括:处理器,内置N个NMOS管和一个N选1电路,N为所述密钥的比特位数;PMOS管,外接于所述处理器;译码器,外接于所述处理器,且所述译码器和所述分频器共同作用,控制所述处理器实现所述密钥的按位输出;以及指令寄存器,设置于所述单总线端口与所述分频器之间,且所述指令寄存器接收所述控制指令并传送至所述分频器。

2.根据权利要求1所述的基于单总线协议的密钥电路,其特征在于,所述对码数据的比特位数和所述密钥的比特位数相同。

3.根据权利要求2所述的基于单总线协议的密钥电路,其特征在于,所述数据处理模块为存储器。

4.根据权利要求1所述的基于单总线协议的密钥电路,其特征在于,向所述第一锁存器和所述第二锁存器分别输入一复位信号,并向所述分频器和所述指令寄存器分别输入所述复位信号。

5.根据权利要求4所述的基于单总线协议的密钥电路,其特征在于,所述RS触发器的输入端连接所述分频器并接收所述分频器输出的反馈信号。

6.根据权利要求1所述的基于单总线协议的密钥电路,其特征在于,向所述与逻辑模块输入一复位信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院半导体研究所,未经中国科学院半导体研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201911123995.X/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top