[发明专利]用于独立地调谐裸片上终结阻抗和输出驱动阻抗的方法和设备,以及相关的半导体装置和系统在审
申请号: | 201911136475.2 | 申请日: | 2019-11-19 |
公开(公告)号: | CN111199762A | 公开(公告)日: | 2020-05-26 |
发明(设计)人: | E·杜赖 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G11C13/00 | 分类号: | G11C13/00 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 立地 调谐 裸片上 终结 阻抗 输出 驱动 方法 设备 以及 相关 半导体 装置 系统 | ||
1.一种设备,包括:
控制装置,其经配置成确定所述设备的操作模式;及
至少一个输出电路,其耦合到所述控制装置并且配置成:
在活动操作模式期间产生所要输出驱动阻抗ODI;及
在非活动操作模式期间独立地产生所要裸片上终结OTD阻抗。
2.根据权利要求1所述的设备,其中所述至少一个输出电路进一步配置成在写入操作期间产生另一所要ODT阻抗。
3.根据权利要求2所述的设备,其中所述控制装置经配置成基于从外部控制器接收的信号和所述设备的一或多个设置中的至少一者来确定所述设备的所述操作模式。
4.根据权利要求1所述的设备,其中所述至少一个输出电路经配置成基于第一参数产生所述所要的ODI,并且基于第二不同参数产生所述所要的ODT阻抗。
5.根据权利要求1所述的设备,其中所述控制装置经配置成传送至少一个控制信号到所述至少一个输出电路,以产生所述所要的ODI和所述所要的ODT阻抗中的一者。
6.根据权利要求1所述的设备,进一步包括用于校准所述至少一个输出电路以产生所述所要的ODI和所述所要的ODT阻抗中的一者的校准电路。
7.根据权利要求1所述的设备,其中所述至少一个输出电路经配置成经由一或多个上拉调谐装置和一或多个下拉调谐装置中的至少一者来产生所述ODI和所述ODT阻抗。
8.一种存储器系统,包括:
多个存储器装置,每一存储器装置经配置成:
确定所述存储器装置是处于活动模式还是处于非活动模式;
响应于所述存储器装置在第一读取操作期间处于活动模式而基于第一参数调谐所述存储器装置的输出驱动电路的阻抗;及
响应于所述存储器装置在第二不同读取操作期间处于非活动模式而基于第二不同参数调谐所述输出驱动电路的所述阻抗。
9.根据权利要求8所述的存储器系统,其中每一存储器装置经配置成响应于所述存储器装置处于所述活动模式而基于所述第一参数调谐所述输出驱动电路的输出驱动阻抗ODI。
10.根据权利要求8所述的存储器系统,其中每一存储器装置经配置成响应于所述存储器装置处于所述非活动模式而基于所述第二不同参数调谐所述输出驱动电路的裸片上终结ODT阻抗。
11.根据权利要求8所述的存储器系统,其中每一存储器装置经配置成在写入操作期间基于所述第一参数和所述第二不同参数中的一者调谐所述输出驱动电路的所述阻抗。
12.根据权利要求8所述的存储器系统,其中每一存储器装置的所述输出驱动电路包含用于调谐所述输出驱动电路的所述阻抗的一或多个调谐装置。
13.根据权利要求8所述的存储器系统,其中每一存储器装置包括校准电路,所述校准电路耦合到所述输出驱动电路并且经配置成确定用于所述输出驱动电路的至少一个所要输出驱动阻抗ODI和至少一个裸片上终结ODT阻抗。
14.根据权利要求8所述的存储器系统,其中每一存储器装置经配置成基于从耦合到所述多个存储器装置中的每一存储器装置的控制器接收的信号来确定所述存储器装置是处于所述活动模式还是处于所述非活动模式中。
15.根据权利要求8所述的存储器系统,其中每一存储器装置经配置成基于所述存储器装置的模式寄存器的至少一个设置来确定所述存储器装置是处于所述活动模式还是处于所述非活动模式中。
16.根据权利要求8所述的存储器系统,其中每一存储器装置经配置成经由一或多个调谐装置来调谐所述输出驱动电路的所述阻抗。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911136475.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于逐个分拣、检验和转运硬币的设备
- 下一篇:电气连接部位的罩结构