[发明专利]存储系统及其操作方法有效
申请号: | 201911242329.8 | 申请日: | 2019-12-06 |
公开(公告)号: | CN111475327B | 公开(公告)日: | 2023-10-03 |
发明(设计)人: | 申原圭 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10;G11C29/42 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 王建国;许伟群 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储系统 及其 操作方法 | ||
1.一种存储系统,包括:
第一错误检测电路,其适用于使用从主机传送来的主机数据和主机地址来生成第一错误检测码;
第二错误检测电路,其适用于使用包括一个或更多个主机数据、与一个或更多个主机地址相对应的逻辑地址、与所述逻辑地址相对应的物理地址以及一个或更多个第一错误检测码的系统数据来生成第二错误检测码;
第三错误检测电路,其适用于使用所述系统数据、所述一个或更多个第一错误检测码和所述第二错误检测码来生成第三错误检测码;和
第一存储器,其适用于储存所述系统数据、所述一个或更多个第一错误检测码、所述第二错误检测码和所述第三错误检测码。
2.根据权利要求1所述的存储系统,其进一步包括第二存储器,其适用于储存所述逻辑地址与所述物理地址之间的映射表。
3.根据权利要求1所述的存储系统,其中,所述第一错误检测电路通过进一步使用有毒比特位来生成所述第一错误检测码,
所述第二错误检测电路通过进一步使用一个或更多个有毒比特位来生成所述第二错误检测码,
所述第三错误检测电路通过进一步使用所述一个或更多个有毒比特位来生成所述第三错误检测码,以及
所述第一存储器还储存所述一个或更多个有毒比特位。
4.根据权利要求3所述的存储系统,其中,所述第二错误检测电路通过进一步使用元数据来生成所述第二错误检测码,
所述第三错误检测电路通过进一步使用所述元数据来生成所述第三错误检测码,以及
所述第一存储器还储存所述元数据。
5.根据权利要求1所述的存储系统,其中,所述第三错误检测码包括用于检测所述系统数据、所述一个或更多个第一错误检测码和所述第二错误检测码的错误并校正检测到的错误的信息。
6.根据权利要求1所述的存储系统,其中,所述第一错误检测码是循环冗余校验CRC码,
所述第二错误检测码是CRC码,并且
所述第三错误检测码是里德-所罗门RS码。
7.根据权利要求1所述的存储系统,其中,所述第三错误检测电路使用从所述第一存储器读取的所述第三错误检测码来检测从所述第一存储器读取的所述系统数据、所述一个或更多个第一错误检测码和所述第二错误检测码的错误。
8.根据权利要求1所述的存储系统,其中,所述第二错误检测电路使用从所述第一存储器读取的所述第二错误检测码来检测:从所述第一存储器读取的所述系统数据和所述一个或更多个第一错误检测码的错误,以及通过从所述主机传送的一个或更多个主机地址而生成的所述逻辑地址和所述物理地址的错误。
9.根据权利要求1所述的存储系统,其中,所述第一错误检测电路使用从所述第一存储器读取的所述一个或更多个第一错误检测码来检测:从所述第一存储器读取的所述系统数据中包括的所述一个或更多个主机数据的错误,以及从所述主机传送的所述一个或更多个主机地址的错误。
10.一种存储系统,包括:
错误检测电路,其适用于在写入操作期间使用地址和数据来生成错误检测码;和
存储器,其适用于在所述写入操作期间储存所述数据和所述错误检测码。
11.根据权利要求10所述的存储系统,其中,在读取操作期间从所述存储器读取所述数据和所述错误检测码,并且
所述错误检测电路在所述读取操作期间使用从所述存储器读取的所述错误检测码来检测从所述存储器读取的数据的错误和用于命令所述读取操作的地址的错误。
12.根据权利要求11所述的存储系统,其中,所述错误检测码包括用于检测所述数据的错误和所述地址的错误并校正检测到的错误的信息。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911242329.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:具有升高盆的低温液体分配系统
- 下一篇:断路器的电动操作装置