[发明专利]主机时钟位滑动校准在审
申请号: | 201911277649.7 | 申请日: | 2019-12-11 |
公开(公告)号: | CN111324173A | 公开(公告)日: | 2020-06-23 |
发明(设计)人: | C·贾乔;E·迪马蒂诺;J·C·贝尔 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G06F1/14 | 分类号: | G06F1/14;G11C16/32 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 主机 时钟 滑动 校准 | ||
1.一种系统,其包括:
主机的主机输入电路,所述主机经配置以将数据及时钟信号传递到存储器装置,所述主机输入电路经配置以将有效取样延迟施加到输入信号或时钟信号中的一者,所述主机输入电路包含:
延迟电路,其经配置以相对于所述时钟信号的第一边缘将有限范围的可配置延迟施加到所述输入信号或所述时钟信号中的一者;
取样电路,其经配置以使用所述时钟信号根据所述可配置延迟对所述输入信号进行取样;及
选择电路,其经配置以将所述经取样输入信号选择性地对准到所述时钟信号的后续第二边缘以扩展所述主机输入电路的所述可配置延迟。
2.根据权利要求1所述的系统,其中所述延迟电路的所述可配置延迟具有有限范围,且
其中所述选择电路经配置以使所述主机输入电路的所述可配置延迟的范围扩展超过所述延迟电路的所述有限范围。
3.根据权利要求1所述的系统,其中所述可配置延迟包含一定数目个延迟抽头,
其中所述延迟抽头的范围覆盖所述时钟信号的周期的二分之一或更少,且
其中所述选择电路经配置以将所述经取样输入选择性地对准到所述时钟信号的所述后续第二上升或下降边缘以使所述主机输入电路的所述可配置延迟的所述范围扩展超过所述时钟信号的所述周期的所述二分之一而不增加所述延迟抽头的所述数目。
4.根据权利要求1所述的系统,其中所述延迟电路经配置以将所述可配置延迟施加到所述输入信号,且
其中所述取样电路经配置以在所述时钟信号的上升边缘及下降边缘处对所述经延迟输入信号进行取样,且使用所述经取样经延迟输入信号提供上升边缘经取样数据及下降边缘经取样数据。
5.根据权利要求1所述的系统,其中所述延迟电路经配置以将所述可配置延迟施加到所述时钟信号,且
其中所述取样电路经配置以在所述经延迟时钟信号的上升边缘及下降边缘处对所述输入信号进行取样,且使用所述经取样输入信号及所述经延迟时钟信号提供上升边缘经取样数据及下降边缘经取样数据。
6.根据权利要求1所述的系统,其中所述主机输入电路经配置以接收所述输入信号及所述时钟信号,且提供对应于所述时钟信号的上升边缘及下降边缘的输出信号,
其中所述取样电路经配置以在所述时钟信号的上升边缘及下降边缘处对所述输入信号进行取样,
其中所述主机输入电路包含同步电路,所述同步电路经配置以使上升边缘经取样数据及下降边缘经取样数据同步到所述时钟信号的所述上升边缘或所述下降边缘中的选定一者且根据所述选定上升边缘或下降边缘提供经重新取样上升边缘数据及经重新取样下降边缘数据,
其中所述选择电路经配置以根据选定对准选择性地对准所述经重新取样上升边缘数据及所述经重新取样下降边缘数据,且
其中所述主机输入电路经配置以控制所述取样电路的所述可配置延迟及所述选择电路的所述选定对准。
7.根据权利要求6所述的系统,其中所述主机输入电路包含经配置以根据所述输入信号控制所述取样电路的所述配置延迟及所述选择电路的所述选定对准的配置寄存器。
8.根据权利要求1所述的系统,其中所述时钟信号的所述第一边缘为所述时钟信号的第一上升或下降边缘,且
其中所述时钟信号的所述后续第二边缘为继所述时钟信号的所述第一边缘之后的所述时钟信号的上升或下降边缘。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911277649.7/1.html,转载请声明来源钻瓜专利网。