[实用新型]一种CMOS组合逻辑电路有效
申请号: | 201920519553.6 | 申请日: | 2019-04-16 |
公开(公告)号: | CN210120546U | 公开(公告)日: | 2020-02-28 |
发明(设计)人: | 刘剑辉;刘志赟 | 申请(专利权)人: | 深圳市致宸信息科技有限公司 |
主分类号: | H03K19/20 | 分类号: | H03K19/20 |
代理公司: | 深圳市华盛智荟知识产权代理事务所(普通合伙) 44604 | 代理人: | 胡国英 |
地址: | 518000 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 cmos 组合 逻辑电路 | ||
1.一种CMOS组合逻辑电路,包括PMOS网络和NMOS网络,其特征在于:
所述PMOS网络中包括:
第一晶体管为PMOS管,所述第一晶体管的栅极G与第一输入信号连接,所述第一晶体管的源极S与电源电压连接,所述第一晶体管的漏极D与第二晶体管的漏极D、第三晶体管的源极S连接;
第二晶体管为PMOS管,所述第二晶体管的栅极G与第二输入信号连接,所述第二晶体管的源极S与电源电压连接,所述第二晶体管的漏极D与第一晶体管的漏极D、第三晶体管的源极S连接;
第三晶体管为PMOS管,所述第三晶体管的栅极G与第三输入信号连接,所述第三晶体管的源极S与第一晶体管的漏极D、第二晶体管的漏极D连接,所述第三晶体管的漏极D与第四晶体管的漏极D、第五晶体管的漏极D、输出信号连接;
所述NMOS网络中包括:
第四晶体管为NMOS管,所述第四晶体管的栅极G与第三输入信号连接,所述第四晶体管的漏极D与第三晶体管的漏极D、第五晶体管的漏极D、输出信号连接,所述第四晶体管的源极S与接地信号连接;
第五晶体管为NMOS管,所述第五晶体管的栅极G与第一输入信号连接,所述第五晶体管的漏极D与第三晶体管的漏极D、第四晶体管的漏极D、输出信号连接,所述第五晶体管的源极S与第六晶体管的漏极D连接;
第六晶体管为NMOS管,所述第六晶体管的栅极G与第二输入信号连接,所述第六晶体管的漏极D与第五晶体管的源极S连接,所述第六晶体管的源极S与接地信号连接。
2.如权利要求1所述的CMOS组合逻辑电路,其特征在于:所述电源电压为高电平电压,所述接地信号为低电平电压。
3.如权利要求1所述的CMOS组合逻辑电路,其特征在于:当第一输入信号、第二输入信号、第三输入信号为低电平时,输出信号为高电平;第一输入信号、第三输入信号为低电平,第二输入信号为高电平时,输出信号为高电平;第一输入信号、第二输入信号为低电平,第三输入信号为高电平时,输出信号为低电平;第一输入信号为低电平,第三输入信号、第二输入信号为高电平时,输出信号为低电平;第一输入信号为高电平,第二输入信号、第三输入信号为低电平时,输出信号为高电平;第一输入信号、第二输入信号为高电平,第三输入信号为低电平时,输出信号为低电平;第一输入信号、第三输入信号为高电平,第二输入信号为低电平时,输出信号为低电平;第一输入信号、第二输入信号、第三输入信号为高电平时,输出信号为低电平。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市致宸信息科技有限公司,未经深圳市致宸信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201920519553.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种方便观影娱乐的帐篷
- 下一篇:采血装置