[发明专利]延迟调制时钟分频在审
申请号: | 201980015481.4 | 申请日: | 2019-02-27 |
公开(公告)号: | CN111788774A | 公开(公告)日: | 2020-10-16 |
发明(设计)人: | J·巴拉克里诗南;S·杜萨德;V·彭塔科阿;S·K·R·纳鲁;S·S·冈图里;N·S·B·阿雷马拉尔 | 申请(专利权)人: | 德克萨斯仪器股份有限公司 |
主分类号: | H03K3/86 | 分类号: | H03K3/86;H03K5/05 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 魏利娜 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 延迟 调制 时钟 分频 | ||
1.一种时钟分频器,包括:
时钟延迟线路,其包括多个延迟元件;
时钟延迟选择器,其耦合到所述时钟延迟线路并且被配置为选择所述多个延迟元件中的一个;以及
位模式源,其耦合到所述时钟延迟选择器,
其中所述时钟延迟线路被配置为生成具有抑制的基本谱分量的调制分频时钟信号。
2.根据权利要求1所述的时钟分频器,其中所述位模式源是位模式发生器。
3.根据权利要求1所述的时钟分频器,其中所述位模式源是被配置为存储预定义位模式的位模式存储元件。
4.根据权利要求1所述的时钟分频器,进一步包括第二位模式源和多路复用器,其中所述位模式源耦合到所述多路复用器的第一输入,所述第二位模式源耦合到所述多路复用器的第二输入,并且所述多路复用器的输出耦合到所述时钟延迟选择器。
5.根据权利要求1所述的时钟分频器,其中所述时钟延迟线路被配置为:
接收分频因子和时钟信号;
从所述时钟延迟选择器接收延迟元件选择信号;并且
根据所述时钟延迟选择器对所述时钟信号进行调制,以形成具有所述抑制的基本谱分量的所述调制分频时钟信号。
6.根据权利要求5所述的时钟分频器,其中所述时钟信号的延迟在0和nT/2之间被调制以形成所述调制分频时钟信号,其中T是所述时钟信号的时段,并且n是所述时钟延迟线路的时钟分频因子。
7.根据权利要求6所述的时钟分频器,其中所述时钟延迟线路被进一步配置为至少部分地基于所述分频因子对所述时钟信号进行分频,以形成分频时钟信号。
8.根据权利要求5所述的时钟分频器,其中所述时钟延迟选择器根据从所述位模式源接收到的二进制序列的一个或多个位来生成所述延迟元件选择信号。
9.根据权利要求5所述的时钟分频器,其中所述时钟延迟线路被进一步配置为通过以多个增量步长将所述时钟信号的上升沿延迟或提前0和4T之间的量来形成所述调制分频时钟信号,其中T是所述时钟信号的时段,并且其中所述调制分频时钟信号的最大瞬时时钟频率受到所述多个增量步长的限制。
10.一种射频采样接收器即RF采样接收器,包括:
射频采样模数转换器即RF采样ADC,其被配置为以采样率对RF信号进行采样以形成采样信号;
时钟发生器,其耦合到所述RF采样ADC,并且被配置为以所述采样率生成根时钟信号,以供所述RF采样ADC在对所述RF信号进行采样时使用;
时钟分频器,其被配置为根据延迟调制时钟分频对所述根时钟信号进行分频,以形成调制分频时钟信号;以及
数字逻辑,其耦合到所述RF采样ADC和所述时钟分频器,并且被配置为以所述调制分频时钟信号的频率处理所述采样信号。
11.根据权利要求10所述的RF采样接收器,其中所述时钟分频器包括:
时钟延迟线路,其包括多个延迟元件;
时钟延迟选择器,其耦合到所述时钟延迟线路并且被配置为选择所述多个延迟元件中的一个;以及
位模式源,其耦合到所述时钟延迟选择器,
其中所述时钟延迟线路被配置为根据延迟调制时钟分频生成所述调制分频时钟信号。
12.根据权利要求11所述的RF采样接收器,其中所述时钟延迟线路被配置为:
接收分频因子和所述根时钟信号;
从所述时钟延迟选择器接收延迟元件选择信号;并且
根据所述时钟延迟选择器来调制所述根时钟信号,以形成所述调制分频时钟信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980015481.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于确定汽车驻车锁状态的方法
- 下一篇:用于流动回路的热交换组件