[发明专利]具有用于相位检测和相位插值的加权输出段的动态加权异或门有效
申请号: | 201980019194.0 | 申请日: | 2019-01-25 |
公开(公告)号: | CN111919387B | 公开(公告)日: | 2023-10-03 |
发明(设计)人: | 阿明·塔亚丽 | 申请(专利权)人: | 康杜实验室公司 |
主分类号: | H03L7/085 | 分类号: | H03L7/085;H04L7/033 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 曹廷廷 |
地址: | 瑞士洛*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 用于 相位 检测 加权 输出 动态 | ||
1.一种方法,其特征在于,包括:
由包括多个逻辑分支的动态加权XOR门接收参考时钟信号以及本地振荡器信号的相位;
生成相位误差信号的多个加权段,所述多个加权段包括(i)由所述多个逻辑分支的第一子组在所述参考时钟信号与所述本地振荡器信号的所述相位具有相同逻辑电平时所生成的正加权段以及(ii)由所述多个逻辑分支的第二子组在所述参考时钟信号与所述本地振荡器信号的所述相位具有不同逻辑电平时所生成的负加权段,所述相位误差信号的每一个加权段具有由所述多个逻辑分支中的相应的逻辑分支所施加的相应的权重;
通过将所述相位误差信号的各所述加权段加总来生成总控制信号;以及
将所述总控制信号作为电流模式输出结果输出,以对生成所述本地振荡器信号的所述相位的本地振荡器进行控制,其中,所述本地振荡器用于响应于所述总控制信号在所述本地振荡器信号中引发相位偏移。
2.如权利要求1所述的方法,其特征在于,每一个逻辑分支包括并联连接的多个分支段。
3.如权利要求2所述的方法,其特征在于,还包括:生成包括多个比特的相位控制信号,其中,每一个分支段均根据所述相位控制信号的所述多个比特中的相应的比特启动。
4.如权利要求3所述的方法,其特征在于,每一个分支段均根据将相应的所述比特作为输入接收的相应的启动晶体管启动。
5.如权利要求3所述的方法,其特征在于,生成所述相位控制信号包括从查找表中选择与所述相位偏移相应的值。
6.如权利要求2所述的方法,其特征在于,给定加权段的相应的权重由所述逻辑分支中所启动的分支段的数目决定。
7.如权利要求1所述的方法,其特征在于,给定加权段的相应的权重是部分由所述逻辑分支中的晶体管尺寸决定的。
8.如权利要求1所述的方法,其特征在于,给定加权段的相应的权重是部分由与所述逻辑分支相连的可调阻抗决定的。
9.如权利要求1所述的方法,其特征在于,所述总控制信号还根据至少第二相位误差信号的加权段生成,所述第二相位误差信号是利用所述参考时钟信号以及所述本地振荡器信号的至少第二相位生成的,其中,所述第二相位与所述本地振荡器信号的所述相位相邻。
10.如权利要求9所述的方法,其特征在于,利用源自所述本地振荡器信号的至少三个相位的相位误差信号的加权段生成所述总控制信号。
11.一种装置,其特征在于,包括:
动态加权XOR门的多个逻辑分支,所述多个逻辑分支用于接收参考时钟信号以及本地振荡器信号的相位,并响应地生成相位误差信号的多个加权段,所述相位误差信号的每一个加权段均具有由所述多个逻辑分支中的相应的逻辑分支所施加的相应的权重,其中,所述多个逻辑分支包括:
所述多个逻辑分支的第一子组,用于在所述参考时钟信号与所述本地振荡器信号的所述相位具有相同逻辑电平时生成正加权段;
所述多个逻辑分支的第二子组,用于在所述参考时钟信号与所述本地振荡器信号的所述相位具有不同逻辑电平时生成负加权段;以及
与所述多个逻辑分支连接的公共节点,用于通过将所述相位误差信号的各加权段加总来生成总控制信号,并响应地将所述总控制信号作为电流模式输出结果输出以对生成所述本地振荡器信号的所述相位的本地振荡器进行控制,其中,所述本地振荡器用于响应于所述总控制信号在所述本地振荡器信号中引发相位偏移。
12.如权利要求11所述的装置,其特征在于,每一个逻辑分支包括并联连接的多个分支段。
13.如权利要求12所述的装置,其特征在于,还包括用于生成包括多个比特的相位控制信号的相位插值器控制信号发生器,其中,每一个分支段均根据所述相位控制信号的所述多个比特中的相应的比特启动。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于康杜实验室公司,未经康杜实验室公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980019194.0/1.html,转载请声明来源钻瓜专利网。