[发明专利]具有数字泄漏补偿的低功率和低抖动锁相环在审
申请号: | 201980042101.6 | 申请日: | 2019-11-12 |
公开(公告)号: | CN112368943A | 公开(公告)日: | 2021-02-12 |
发明(设计)人: | 范永平;张丹;向博 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H03L7/081 | 分类号: | H03L7/081;H03L7/089;H03L7/093 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 张伟 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 数字 泄漏 补偿 功率 抖动 锁相环 | ||
1.一种装置,包括:
电路,用于生成具有数控的脉冲宽度的脉冲,其中,所述脉冲宽度与锁相环(PLL)或延迟锁相环(DLL)的静态相位误差成比例;以及
耦合到所述电路的电荷泵,其中,所述电荷泵用于接收所述脉冲并且用于根据所述脉冲宽度向节点提供电流或从所述节点吸收电流。
2.根据权利要求1所述的装置,包括时间到数字转换器,用于接收参考时钟和反馈时钟并且用于生成表示所述静态相位误差的位代码,其中,所述电路用于接收所述位代码或所述位代码的版本。
3.根据权利要求2所述的装置,其中,所述时间到数字转换器用于在所述PLL或DLL被锁定之后生成所述位代码。
4.根据权利要求2所述的装置,包括相位检测器,用于接收所述参考时钟和所述反馈时钟,其中,所述相位检测器用于生成指示所述参考时钟与所述反馈时钟之间的动态相位误差的一个或多个信号。
5.根据权利要求4所述的装置,其中,所述脉冲是第一脉冲,其中,所述电路用于从所述一个或多个信号的下降沿生成第二脉冲,并且其中,所述第一脉冲是从所述参考时钟的下降沿生成的。
6.根据权利要求4所述的装置,其中,所述电荷泵是第一电荷泵,其中,所述节点是第一节点,其中,所述装置包括第二电荷泵,用于接收所述一个或多个信号,并且用于根据所述一个或多个信号的脉冲宽度向第二节点提供电流或从所述第二节点吸收电流。
7.根据权利要求1至6中任一项所述的装置,其中,所述位代码是温度计代码,其中,所述装置包括温度计到二进制转换器,用于将所述位代码转换成所述位代码的版本,其中,所述位代码的版本是二进制代码。
8.根据权利要求1至6中任一项所述的装置,其中,所述电路包括用于使所述脉冲旁路的逻辑单元。
9.根据权利要求1至6中任一项所述的装置,其中,所述电路包括延迟线,用于根据数字控制来调整所述脉冲宽度。
10.一种装置,包括:
第一电路,用于接收参考时钟和反馈时钟,其中,所述第一电路用于生成表示锁相环(PLL)或延迟锁相环(DLL)的动态相位误差的第一信号和第二信号;以及
第二电路,用于接收所述参考时钟和所述反馈时钟,并且用于生成表示所述PLL或DLL的静态相位误差的位代码。
11.根据权利要求10所述的装置,包括第三电路,用于生成具有数控的第一脉冲宽度的第一脉冲,其中,所述第一脉冲宽度与所述PLL或所述DLL的静态相位误差成比例。
12.根据权利要求11所述的装置,其中,所述第三电路用于生成具有数控的第二脉冲宽度的第二脉冲,其中,所述第二脉冲宽度与所述PLL或所述DLL的所述静态相位误差成比例,其中,当所述参考时钟领先于所述反馈时钟时,所述第一脉冲表示第一静态相位误差,并且其中,当所述参考时钟滞后于所述反馈时钟时,所述第二脉冲表示第二静态相位误差。
13.根据权利要求12所述的装置,包括耦合到所述第三电路的第四电路,其中,所述第四电路用于接收所述第一脉冲和所述第二脉冲,并且用于根据所述第一脉冲宽度或所述第二脉冲宽度向第一节点提供电流或从所述第一节点吸收电流。
14.根据权利要求12所述的装置,包括耦合到所述第一电路的第五电路,其中,所述第五电路用于接收Up信号和Down信号,并且用于根据所述第一信号和所述第二信号向第二节点提供电流或从所述第二节点吸收电流。
15.根据权利要求13所述的装置,包括耦合到所述第四电路的低通滤波器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980042101.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:半导体装置和半导体装置的制造方法
- 下一篇:蓄电装置