[发明专利]存储器电路在审
申请号: | 201980049243.5 | 申请日: | 2019-07-25 |
公开(公告)号: | CN112470223A | 公开(公告)日: | 2021-03-09 |
发明(设计)人: | 手塚宙之;黑田真实 | 申请(专利权)人: | 索尼半导体解决方案公司 |
主分类号: | G11C11/16 | 分类号: | G11C11/16;G11C13/00;G11C29/24 |
代理公司: | 中国贸促会专利商标事务所有限公司 11038 | 代理人: | 张小稳 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 电路 | ||
1.一种存储器电路,包括:
多个存储器阵列;
选择电路,被配置为选择从所述多个存储器阵列中的任何一个中的存储器单元输出的值,以供应第一值和第二值;和
感测放大器,具有第一输入端子和第二输入端子,并且被配置为以供应给所述第二输入端子的所述第二值为基准来放大并输出供应给所述第一输入端子的所述第一值。
2.根据权利要求1所述的存储器电路,其中
所述选择电路包括
与每个存储器单元相对应地设置的多个输出开关,所述输出开关被配置为控制是否输出来自所述存储器单元的所述值,以及
分别与所述感测放大器的所述第一输入端子和所述第二输入端子相对应地设置的第一输入选择器和第二输入选择器,所述第一输入选择器和所述第二输入选择器被配置为选择来自所述输出开关的输出并将所选择的输出供应给对应的所述第一输入端子和所述第二输入端子。
3.根据权利要求2所述的存储器电路,其中,所述第一输入选择器和所述第二输入选择器中的每一个设置有连接到所述多个输出开关当中的互不相同的至少一个输出开关的多个输入开关,所述第一输入选择器和所述第二输入选择器中的每一个被配置为使所述多个输入开关中的任何一个导通以将其输出供应给对应的所述第一输入端子和所述第二输入端子。
4.根据权利要求3所述的存储器电路,其中,所述多个输入开关中的至少一个在短路状态下接收来自连接到每个所述输入开关的所述多个输出开关的输出。
5.根据权利要求4所述的存储器电路,其中,连接到所述多个输入开关中的每一个的所述多个输出开关的数量彼此相同。
6.根据权利要求4所述的存储器电路,其中,连接到所述多个输入开关中的每一个的所述多个输出开关的数量至少部分地不同。
7.根据权利要求1所述的存储器电路,还包括:
多个所述感测放大器,所述多个感测放大器共享所述第二输入端子。
8.根据权利要求1所述的存储器电路,其中,所述存储器单元为电阻变化型存储器。
9.根据权利要求1所述的存储器电路,其中,所述存储器单元为磁阻变化型存储器。
10.根据权利要求1所述的存储器电路,其中
所述感测放大器执行
所述第一输入端子和所述第二输入端子被供给第一电位和第二电位,输出根据第一电位和第二电位之间的大小关系的数据的处理,以及
所述第一输入端子和所述第二输入端子被供给用于生成所述第二电位的第三电位和不同于所述第二电位的第四电位,输出根据第三电位和第四电位之间的大小关系的数据的处理。
11.根据权利要求10所述的存储器电路,其中
所述第二电位是用于读出所述第一电位的基准电位,以及
所述第四电位是用于测试所述第三电位的基准电位。
12.根据权利要求10所述的存储器电路,其中
所述第一电位和所述第二电位是从所述多个存储器阵列当中的互不相同的存储器阵列中读出的电位,以及
所述第三电位和所述第四电位是从同一存储器阵列中读出的电位。
13.根据权利要求10所述的存储器电路,其中,在不同的定时,所述感测放大器输出在将所述第一电位和所述第二电位供应给所述第一输入端子和所述第二输入端子时的输出以及在将所述第三电位和所述第四电位供应给所述第一输入端子和所述第二输入端子时的输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼半导体解决方案公司,未经索尼半导体解决方案公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980049243.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:旋转电机
- 下一篇:信息处理装置和信息处理方法