[发明专利]用于预取存储指令的独占高速缓存一致性状态的方法、装置和系统在审
申请号: | 201980055916.8 | 申请日: | 2019-08-26 |
公开(公告)号: | CN112602067A | 公开(公告)日: | 2021-04-02 |
发明(设计)人: | L·颜;N·乔杜里;P·戈沙尔;T·P·施派尔;B·M·斯坦普尔;W·J·麦卡沃伊;P·埃比勒 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | G06F12/0888 | 分类号: | G06F12/0888;G06F12/0817 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;闫昊 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 存储 指令 独占 高速缓存 一致性 状态 方法 装置 系统 | ||
1.一种方法,包括:
确定与存储指令相关联的高速缓存行是否应当在高速缓存中被分配;
如果与所述存储指令相关联的所述高速缓存行应当在所述高速缓存中被分配,则通过获取对与所述存储指令相关联的所述高速缓存行的独占高速缓存一致性状态,来执行对所述高速缓存的预写。
2.根据权利要求1所述的方法,还包括:当所述存储指令被确定为暂时性时,确定与所述存储指令相关联的所述高速缓存行不应在所述高速缓存中被分配。
3.根据权利要求1所述的方法,其中通过确定所述存储指令是与第一高速缓存行相关联的非暂时性的存储指令,执行所述预写选择性地被触发,其中所述第一高速缓存行不存在于收集缓冲器中。
4.根据权利要求1所述的方法,其中执行所述预写通过软件选择性地被启用或禁用。
5.根据权利要求1所述的方法,其中获取对与所述存储指令相关联的所述高速缓存行的独占高速缓存一致性状态包括:从存储器层级结构检索针对所述高速缓存行的独占高速缓存一致性状态,并且设置与所述高速缓存行相关联的、指示所述高速缓存行具有独占高速缓存一致性状态的指示符。
6.根据权利要求1所述的方法,还包括:执行对与所述存储指令相关联的所述高速缓存行的写入。
7.根据权利要求6所述的方法,其中执行对所述高速缓存行的所述写入包括:将与所述存储指令相关联的数据从收集缓冲器写入到所述高速缓存行。
8.根据权利要求6所述的方法,其中响应于针对所述高速缓存行的监听请求,执行对所述高速缓存行的所述写入被触发。
9.根据权利要求6所述的方法,其中响应于架构请求或指令,执行对所述高速缓存行的所述写入被触发。
10.根据权利要求9所述的方法,其中所述指令是屏障指令。
11.一种装置,包括:
高速缓存;以及
收集缓冲器,耦合到所述高速缓存,并且被配置为存储多个高速缓存行,所述多个高速缓存行中的每个高速缓存行与存储指令相关联;
其中所述收集缓冲器还被配置为:确定与第一存储指令相关联的第一高速缓存行是否应当在所述高速缓存中被分配,并且如果与所述第一存储指令相关联的所述第一高速缓存行将在所述高速缓存中被分配,则发出预写请求,以获取对与所述第一存储指令相关联的所述第一高速缓存行的独占高速缓存一致性状态。
12.根据权利要求11所述的装置,其中所述收集缓冲器被配置为:当所述第一存储指令被确定为是暂时性时,不发出所述预写请求。
13.根据权利要求11所述的装置,其中所述收集缓冲器被配置为:当所述第一存储指令被确定为是非暂时性的、并且与所述第一存储指令相关联的第一高速缓存行不存在于所述收集缓冲器中时,发出所述预写请求。
14.根据权利要求11所述的装置,其中由所述收集缓冲器发出预写请求可以通过软件选择性地被启用或禁用。
15.根据权利要求11所述的装置,还包括:
存储器层级结构,包括耦合到所述高速缓存的主存储器;
其中所述高速缓存还包括多个高速缓存行,每个高速缓存行具有一致性状态指示符和数据部分;以及
其中获取对与所述第一存储指令相关联的所述第一高速缓存行的独占高速缓存一致性状态包括:从所述存储器层级结构检索独占高速缓存一致性状态,并且设置与所述第一高速缓存行相关联的所述一致性状态指示符,以指示所述高速缓存行具有独占高速缓存一致性状态,所述第一高速缓存行与所述第一存储指令相关联。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980055916.8/1.html,转载请声明来源钻瓜专利网。