[发明专利]一种应用于基于eFlash存算一体电路的数模混合读取电路的设计在审
申请号: | 202010029702.8 | 申请日: | 2020-01-13 |
公开(公告)号: | CN111193511A | 公开(公告)日: | 2020-05-22 |
发明(设计)人: | 刘晨曦;周雄;李强 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H03M1/06 | 分类号: | H03M1/06;H03M1/66 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 应用于 基于 eflash 一体 电路 数模 混合 读取 设计 | ||
1.本发明提出了一种应用于基于eFlash存算一体电路的数模混合读取电路的设计,用于适应不同乘加运算组合的特点,实现将不同范围的加权电流信号转化为数字信号,达到一个高的能耗效率以及计算的正确率,其特征在于,还包括:eFlash阵列中两条物理列分别存储正数和负数,两条物理列上的加权电流分别代表负数和正数;数模混合读取电路,用于读取eFlash阵列加权电流,转换成数字信号输出。
2.根据权利要求1所述的一种应用于基于eFlash存算一体电路的数模混合读取电路的设计,其特征在于,运用TIA和VGA(可变增益放大器)结合组成VGTIA(Variable Gain Tran-impedance Amplifier)的方式,实现对不同范围的加权电流的转换。
3.根据权利要求1所述的一种应用于基于eFlash存算一体电路的数模混合读取电路的设计,其特征在于,VGTIA的增益通过一个四位的数字信号MODE控制,实现增益的可变。
4.根据权利要求1所述的一种应用于基于eFlash存算一体电路的数模混合读取电路的设计,其特征在于,ADC(Analog-to-Digital Converter)将VGTIA转换得来的电压信号转换为数字信号输出;由以上操作实现了对矩阵-乘加运算操作结果的读出,满足不同乘加运算组合的需求,达到一个高的能耗效率以及计算的正确率。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010029702.8/1.html,转载请声明来源钻瓜专利网。