[发明专利]高速接口的固定延时电路有效
申请号: | 202010058653.0 | 申请日: | 2020-01-17 |
公开(公告)号: | CN111224649B | 公开(公告)日: | 2021-06-18 |
发明(设计)人: | 李凯;梁远军 | 申请(专利权)人: | 深圳市紫光同创电子有限公司 |
主分类号: | H03K17/28 | 分类号: | H03K17/28 |
代理公司: | 北京兰亭信通知识产权代理有限公司 11667 | 代理人: | 孙峰芳 |
地址: | 518000 广东省深圳市南山区粤海*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速 接口 固定 延时 电路 | ||
1.一种高速接口的固定延时电路,其特征在于,包括:
计数器电路,用于生成任意比特的移位选择信号,所述移位选择信号用于指示移位比特数;
数据选择器电路,用于接收第一并行数据信号,并根据所述移位选择信号和第一低速时钟对所述第一并行数据信号进行重新排列,得到第二并行数据信号,所述第二并行数据信号所指示的比特的位置相对于所述第一并行数据信号所指示的比特的位置具有所述移位选择信号指示的移位比特数;
时钟选择器电路,用于根据所述移位选择信号从多路具有不同相位的输入时钟中选择一路时钟进行输出,形成第二低速时钟;
同步电路,用于根据所述第二低速时钟对所述第二并行数据信号进行同步。
2.根据权利要求1所述的高速接口的固定延时电路,其特征在于,所述数据选择器电路包括:第一D触发器组、第二D触发器组以及选择器电路,所述第一D触发器组和所述D触发器组分别包括m个D触发器,所述选择器电路包括m个多路复用器,m为所述第一并行数据信号所包括的路数,其中,
所述第一D触发器组的各D触发器的输入端对应输入第一并行数据信号的一路信号,所述第二D触发器组的各D触发器的输入端分别连接至对应的所述第一D触发器组的各D触发器的输出端,所述第一D触发器组的各D触发器以及所述第二D触发器组的各D触发器的时钟端输入第一低速时钟;
所述第二D触发器组的各D触发器的输出信号和所述第一D触发器组的各D触发器的输出信号,构成m组选择器输入信号分别输入到各所述多路复用器,每组选择器输入信号依次移位一个比特,各所述多路复用器的控制端输入所述移位选择信号。
3.根据权利要求2所述的高速接口的固定延时电路,其特征在于,所述同步电路包括:第三D触发器组,所述第三D触发器组包括m个D触发器,各D触发器的输入端连接至对应的多路复用器的输出端,各D触发器的时钟端输入所述第二低速时钟。
4.根据权利要求1所述的高速接口的固定延时电路,其特征在于,所述第一并行数据信号由解串电路对串行数据解串后得到。
5.根据权利要求1所述的高速接口的固定延时电路,其特征在于,所述计数器电路生成的移位选择信号指示的移位比特数少于所述第一并行数据信号的总数的最大数目。
6.根据权利要求1所述的高速接口的固定延时电路,其特征在于,所述时钟选择器包括信号处理单元和选择器单元,其中,
所述信号处理单元,用于对移位选择信号进行处理,使得处理后的移位选择信号始终同步于需要切换的时钟;
所述选择器单元,用于根据处理后的移位选择信号输出所述第二低速时钟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市紫光同创电子有限公司,未经深圳市紫光同创电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010058653.0/1.html,转载请声明来源钻瓜专利网。