[发明专利]时钟信号产生电路、驱动方法及电子设备有效
申请号: | 202010190170.6 | 申请日: | 2020-03-18 |
公开(公告)号: | CN111399588B | 公开(公告)日: | 2021-09-21 |
发明(设计)人: | 廖英豪;张卫波 | 申请(专利权)人: | 深圳市紫光同创电子有限公司 |
主分类号: | G06F1/08 | 分类号: | G06F1/08 |
代理公司: | 北京兰亭信通知识产权代理有限公司 11667 | 代理人: | 赵永刚 |
地址: | 518000 广东省深圳市南山区粤海*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 信号 产生 电路 驱动 方法 电子设备 | ||
1.一种时钟信号产生电路,其特征在于,包括:
计数器,用于根据时钟相位调整要求通过计数生成相位设置值;
译码与同步模块,用于初始相位实现过程中加载相位初始值以及在相位调整过程中自计数器接收所述相位设置值,并将所述相位初始值或所述相位设置值译码成使能控制信号,对所述使能控制信号进行同步化处理后输出,所述同步化处理是将所述使能控制信号同步到需要调整的时钟域;
时钟选择器,用于接收同步化处理后的使能控制信号,并根据所述使能控制信号在多路输入时钟信号中选择与所述相位初始值或所述相位设置值对应相位的输入时钟信号作为输出,所述多路输入时钟信号的相位连续且可以覆盖一个时钟周期;
所述译码与同步模块,包括:译码器,用于将所述初始相位设置值或所述相位设置值译码成多个使能控制信号,所述多个使能控制信号中只有一路是高电平,其余均是低电平;同步电路,用于对所述使能控制信号进行同步化处理并输出,同步化处理后的使能控制信号由输入时钟的下降沿触发;
所述译码器为3-8译码电路,所述同步电路包括第一触发器、第二触发器以及八个输出触发器;所述第一触发器的触发端输入所述输入时钟信号中的第一输入时钟信号,所述第一触发器的输入端与所述3-8译码电路的输出端相连,所述第一触发器输出信号中按低位到高位的第一至第四位输出至所述八个输出触发器中第一至第四输出触发器的输入端,所述第一触发器用于由所述第一输入时钟信号上升沿触发对所述3-8译码电路的输出信号采样;所述第二触发器的触发端输入所述第一输入时钟信号,所述第二触发器的输入端接收所述第一触发器的输出信号中按低位到高位的第五至第八位,所述第二触发器的输出端与所述八个输出触发器中的第五至第八输出触发器的输入端相连,所述第二触发器用于对所述第一触发器输出信号的按按低位到高位的第四至第八位信号采样,由所述第一输入时钟信号的下降沿采样后输出;所述八个输出触发器中的触发端分别输入所述输入时钟信号中的一个,所述八个输出触发器分别由对应的输入时钟信号的时钟下降沿采样后输出。
2.根据权利要求1所述的时钟信号产生电路,其特征在于,
所述时钟选择器包括一个或多个时钟选择器单元,所述译码与同步模块输出一个或多个使能控制信号,所述使能控制信号与所述时钟选择器单元一一对应,所述时钟选择器单元用于自所述译码与同步模块接收对应的同步处理后的使能控制信号,并根据对应的同步处理后的所述使能控制信号在所述多路输入时钟信号中选择与所述相位初始值或所述相位设置值对应相位的输入时钟信号作为输出。
3.根据权利要求1所述的时钟信号产生电路,其特征在于,所述时钟选择器单元,包括:
第一与门,所述第一与门的输入端接收被切换时钟信号与其对应的使能控制信号;
第二与门,所述第二与门的输入端接收目标切换时钟信号与其对应的使能控制信号;
或门,所述第一与门的输出端和所述第二与门的输出端连接至所述或门的两个输入端,所述或门的输出端为所述时钟选择器的输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市紫光同创电子有限公司,未经深圳市紫光同创电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010190170.6/1.html,转载请声明来源钻瓜专利网。