[发明专利]用于使用外部互连来路由管芯信号的方法和装置在审
申请号: | 202010279093.1 | 申请日: | 2013-08-30 |
公开(公告)号: | CN111463182A | 公开(公告)日: | 2020-07-28 |
发明(设计)人: | V·斯里尼瓦斯;B·J·杨;M·布鲁诺利;D·I·韦斯特;C·D·裴恩特 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H01L23/488 | 分类号: | H01L23/488;H01L21/60;H01L21/66;H01L21/56 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 陈炜;唐杰敏 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 使用 外部 互连 路由 管芯 信号 方法 装置 | ||
公开了用于使用外部互连来路由管芯信号的方法和装置。本文中描述了用于使用外部互连(202+222+212)来路由管芯(152)的内部部分中的管芯信号的办法的各种方面。该办法提供耦合到管芯(152)内部部分中的电路的触点(102、112),其中这些触点(102、112)暴露于管芯(152)的外部部分。外部互连(202+222+212)配置成耦合这些触点(102、112),以使得来自管芯(152)的内部部分中的电路的信号可在该管芯(152)外部地被路由以将它们重新插回管芯(152)中。在所公开的办法的各种方面,外部互连(202+222+212)被用于管芯(152)的封装(252)所保护。可以预见,配置成在测试模式期间耦合这些电路的测试电路在管芯(152)的内部部分中。
本发明专利申请是国际申请号为PCT/US2013/057613,国际申请日为2013年8月30日,进入中国国家阶段的申请号为201380044641.0,名称为“用于使用外部互连来路由管芯信号的方法和装置”的发明专利申请的分案申请。
相关申请的交叉引用
本申请要求2012年8月31日向美国专利商标局提交的题为“METHOD ANDAPPARATUS FOR ROUTING DIE SIGNALS USING EXTERNAL INTERCONNECTS(用于使用外部互连来路由管芯信号的方法和装置)”的临时专利申请no.61/696,092的优先权和权益,其全部内容通过引用结合于此。
技术领域
本公开的各方面一般涉及集成电路,尤其涉及用于使用外部互连来路由管芯信号的方法和装置。
背景技术
有效路由现代集成电路中的各种信号涉及克服许多挑战,包括确保信号分发的恰当时机、使串话最小化、以及匹配阻抗,所有这些都要同时遵循由于组件计数越来越高而不断缩减的可用板面空间。时钟信号的路由尤其关键,因为这些信号被用来同步从集成电路的不同部分到来的不同数据信号。然而,由于互连中呈现的阻抗,在集成电路的各种位置处经常有时钟信号到达时间上的失配,因为时钟源与耦合到该时钟源的诸电路的位置之间的空间距离不同。这些时间上的失配被称为时钟偏斜。同样地,由于其他互连线(诸如那些与时钟信号线并行走线的互连线)引起的噪声,具有相同时钟输入的到达两个不同位置的时钟信号也可能经历相位噪声,这一般称为时钟抖动。
时钟分发网络(CDN)可以被使用以力图确保关于时钟偏斜和抖动的约束被最小化。还需要考虑其他考量,诸如快速转变时间和经平衡的占空比等。CDN也可以使用诸如H-树、经缓冲时钟树、经平衡时钟树、以及网状时钟网络之类的不同技术来设计。然而,因为互连并不与以高时钟频率操作的快速伸缩的晶体管特征大小成比例地伸缩,所以,即使在使用这些技术时,设计高效CDN的任务也变得甚至更为艰难。例如,仅仅使用时钟树平衡已经越来越不足够,因为由于管芯内工艺变动而产生的时钟缓冲失配限制了使偏斜最小化的能力。同样地,传统H-树并不是很适合于向非对称、不规则形状的时钟域分发时钟,并且甚至给平面规划和集成电路布局增加了进一步的复杂度。进一步,现有的H树分发的偏斜降低技术受高功耗和互连的使用效率低的问题所困扰。其他办法在源处(为每一叶独立地)执行偏斜补偿。然而,这些办法要求从每一叶返回到源的长的且具有不同长度的参考线,这向偏斜补偿引入了误差,因为每根反馈线有取决于工艺的延迟。此外,CDN设计经常必须在集成电路中其余电路的设计完成之前被定稿,因为设计高效的CDN的困难程度在较晚的设计阶段中上升。
差分信令是可以被用来分发时钟信号的另一办法。虽然相比时钟树办法而言差分信令在许多方面更有效,但是这一技术的实现要求更多的板面空间来支持提供差分信令所需要的相对复杂的电路。而且,要求仔细的路由来确保长距离上差分信号的低电阻,这经常会消耗宝贵的路由资源,因为经常使用较高层来达到这一要求。其他的考量是差分信令电路要求屏蔽,所以因此造成的规定进一步降低了该办法的吸引力。
随着用于现代集成电路的时钟分发因日益复杂的系统、降低的供电电压、更大的管芯大小以及更高的时钟速率而变得更难以实现,能够克服所描述的挑战的愿望也变得更明显。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010279093.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种石油分离器
- 下一篇:一种用于集成电路设计的标准单元追踪方法