[发明专利]DDR内存控制器自动变频的方法及系统有效
申请号: | 202010403294.8 | 申请日: | 2020-05-13 |
公开(公告)号: | CN111796655B | 公开(公告)日: | 2021-11-02 |
发明(设计)人: | 周侨;高玫涛;陆顺 | 申请(专利权)人: | 翱捷科技股份有限公司 |
主分类号: | G06F1/3225 | 分类号: | G06F1/3225;G06F1/324;G06F1/3234;G06F9/50;G11C7/22;G11C11/419 |
代理公司: | 上海双霆知识产权代理事务所(普通合伙) 31415 | 代理人: | 殷晓雪 |
地址: | 201203 上海市浦东新区中国*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | ddr 内存 控制器 自动 变频 方法 系统 | ||
1.一种DDR内存控制器自动变频的方法,其特征是,包括如下步骤;
步骤S10:初始化DDR内存控制器,设置最高频点Freq_max、最低频点Freq_min、每个频点的利用率上门限u_max[i]、每个频点的利用率下门限u_min[i]、采集时间间隔t_def_itvl、最小采集时间间隔t_min_itvl,令变量“变频时间间隔t_interval”初始取值等于采集时间间隔t_def_itvl;
步骤S20:DDR内存控制器自动统计每一个变频时间间隔t_interval内的读写命令数rw_command_number和时钟数clock_cycle;每经过一个变频时间间隔t_interval,利用读写命令数rw_command_number和时钟数clock_cycle计算出当前频点Freq_cur下的DDRSDRAM的带宽利用率u_cal,同时将读写命令数rw_command_number和时钟数clock_cycle均恢复默认值0;
步骤S30:DDR内存控制器计算变频步长freq_step、变频时间间隔t_interval的新取值、新频点值Freq_new;
步骤S40:DDR内存控制器以最高频点Freq_max和最低频点Freq_min分别作为上下限对新频点值Freq_new进行调整;
步骤S50:DDR内存控制器根据新频点值Freq_new对DDR SDRAM发起或不发起硬件变频,并更新最近一次的变频状态last_fc;
步骤S60:DDR内存控制器更新变频时间间隔t_interval为其新取值,回到步骤S20开启下一个以变频时间间隔的新取值为时间周期的统计和计算。
2.根据权利要求1所述的DDR内存控制器自动变频的方法,其特征是,所述步骤S10中,0≤ Freq_min ≤ Freq_max < Freq_number;其中,Freq_number是指DDR内存控制器支持的频点数量,每个频点对应不同的频率。
3.根据权利要求2所述的DDR内存控制器自动变频的方法,其特征是,所述步骤S10中,所有频点对应的频率值按照升序或降序排列。
4.根据权利要求2所述的DDR内存控制器自动变频的方法,其特征是,所述步骤S10中,0< u_min[i] ≤ u_max[i] < 100,i的取值在0到Freq_num -1之间。
5.根据权利要求2所述的DDR内存控制器自动变频的方法,其特征是,所述步骤S20中,当前频点Freq_cur为频点i时,0 ≤ i < Freq_num,u_cal的计算公式为u_cal[i] =((rw_command_number * burst_size) / (clock_cycle / frequency[i])) / full_bandwidth[i] * 100%;其中,burst_size是DDR内存控制器发起一次读写访问的数据量;frequency[i]是频点i时的DDR内存控制器的频率;full_bandwidth[i]是频点i时的理论满带宽。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于翱捷科技股份有限公司,未经翱捷科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010403294.8/1.html,转载请声明来源钻瓜专利网。