[发明专利]DDR内存控制器自动变频的方法及系统有效
申请号: | 202010403294.8 | 申请日: | 2020-05-13 |
公开(公告)号: | CN111796655B | 公开(公告)日: | 2021-11-02 |
发明(设计)人: | 周侨;高玫涛;陆顺 | 申请(专利权)人: | 翱捷科技股份有限公司 |
主分类号: | G06F1/3225 | 分类号: | G06F1/3225;G06F1/324;G06F1/3234;G06F9/50;G11C7/22;G11C11/419 |
代理公司: | 上海双霆知识产权代理事务所(普通合伙) 31415 | 代理人: | 殷晓雪 |
地址: | 201203 上海市浦东新区中国*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | ddr 内存 控制器 自动 变频 方法 系统 | ||
本申请公开了一种DDR内存控制器自动变频的方法。步骤S10:初始化DDR内存控制器。步骤S20:DDR内存控制器计算每一个变频时间间隔t_interval内当前频点Freq_cur下的DDR SDRAM的带宽利用率u_cal。步骤S30:DDR内存控制器计算变频步长freq_step、变频时间间隔t_interval的新取值、新频点值Freq_new。步骤S40:DDR内存控制器以最高频点Freq_max和最低频点Freq_min分别作为上下限对新频点值Freq_new进行调整。步骤S50:DDR内存控制器根据新频点值Freq_new对DDR SDRAM发起或不发起硬件变频,并更新最近一次的变频状态last_fc。步骤S60:DDR内存控制器更新变频时间间隔t_interval为其新取值,回到步骤S20。上述方法给出了一种以硬件形式实现DDR SDRAM自动变频的方法。
技术领域
本申请涉及一种内存控制器(Memory Controller)的实现方法。
背景技术
DDR SDRAM(Double Data Rate Synchronous Dynamic Random-Access Memory,双倍数据率同步动态随机存取存储器)是电子设备中常见的一种存储器。其中的术语DDR(double data rate,双倍数据率)是指在系统时钟信号的上升沿和下降沿都传输数据。DDR内存控制器(DDR memory controller)用来驱动DDR SDRAM。
DDR SDRAM的运行频率的高低对电子设备的功耗有较大影响。如果DDR SDRAM的频率一直处于较高状态,那么在电子设备处于待机或不调用应用程序时,会造成资源浪费以及较大的功耗。如果DDR SDRAM的频率—直处于较低状态,则无法满足运行应用程序的需要。因而,为了优化系统功耗,就需要对DDR SDRAM的频率进行变频处理。
传统的DDR内存控制器采用软件变频方法,软件在固定时间内,通过读取DDR内存控制器的参数,计算出DDR SDRAM的利用率,并决定是否变频,以及变到哪个频率点,然后再发起变频。其缺点是整个变频过程时间较长,需要重复不断地执行,消耗CPU的资源,增加系统的功耗。
发明内容
本申请所要解决的技术问题是提供一种DDR内存控制器自动变频的方法,DDR内存控制器通过统计一段时间内的读写命令数和时钟数,计算DDR SDRAM的带宽利用率。当带宽利用率超过设置的上下门限时,设置新的DDR SDRAM的频点值,DDR内存控制器自动发起DDRSDRAM变频到新的频点值上去。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于翱捷科技股份有限公司,未经翱捷科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010403294.8/2.html,转载请声明来源钻瓜专利网。