[发明专利]近似乘法器设计方法、近似乘法器和图像锐化电路有效
申请号: | 202010483412.0 | 申请日: | 2020-06-01 |
公开(公告)号: | CN111694543B | 公开(公告)日: | 2022-06-14 |
发明(设计)人: | 杨志玺;杨俊;李献斌;郭熙业;吴先宇;赵振岩;周超 | 申请(专利权)人: | 中国人民解放军国防科技大学 |
主分类号: | G06F7/523 | 分类号: | G06F7/523;G06F30/32;G06T5/00 |
代理公司: | 长沙国科天河知识产权代理有限公司 43225 | 代理人: | 董惠文 |
地址: | 410073 湖*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 近似 乘法器 设计 方法 图像 锐化 电路 | ||
1.一种近似乘法器设计方法,所述方法包括:
将精确4位Dadda树形乘法器中用于部分乘积累加的半加器替换为全加器,将所述精确4位Dadda树形乘法器中的低4位计算电路替换为近似加法电路,获得近似4位乘法器;所述近似加法电路包括逻辑或电路,用于获得所述近似4位乘法器的最终乘积的自LSB最低有效位起第2位的数值;所述精确4位Dadda树形乘法器包括:一个半加器、一个4:2压缩器、一个全加器和一个行波进位加法器;所述部分乘积累加表示一个半加器、一个4:2压缩器和一个全加器进行部分乘积的压缩累加;
根据所述近似4位乘法器中部分乘积累加结果的自LSB最低有效位起第2至4位的数值,所述近似加法电路的输出数值,设计错误检测和校正电路,用于消除所述近似4位乘法器输出的所述最终乘积的错误。
2.根据权利要求1所述的近似乘法器设计方法,其特征在于还包括:
根据所述近似4位乘法器和所述错误检测和校正电路,设计功率门控电路;所述功率门控电路用于根据预设的计算精度阈值开启或关闭所述错误检测和校正电路。
3.根据权利要求1所述的近似乘法器设计方法,其特征在于:
使用行波进位加法器执行最终累加计算,获得所述近似4位乘法器最终乘积的高4位的数值。
4.根据权利要求1至3中任意一项所述的近似乘法器设计方法,其特征在于还包括:
使用1个精确N/2位Dadda树形乘法器组成N位乘数的高N/2位和N位被乘数的高N/2位相乘的精确最终乘积的计算电路;
使用3个近似N/2位乘法器组成所述乘数和所述被乘数的其他位相乘的近似最终乘积的计算电路;其中,N=2k,k=3,4,5……。
5.一种近似乘法器,其特征在于包括:
近似4位乘法器,所述近似4位乘法器的电路为:将精确4位Dadda树形乘法器中用于部分乘积累加的半加器替换为全加器,将所述精确4位Dadda树形乘法器中的低4位计算电路替换为近似加法电路;所述近似加法电路包括逻辑或电路,用于获得所述近似4位乘法器最终乘积的自LSB最低有效位起第2位的数值;所述精确4位Dadda树形乘法器包括:一个半加器、一个4:2压缩器、一个全加器和一个行波进位加法器;所述部分乘积累加表示一个半加器、一个4:2压缩器和一个全加器进行部分乘积的压缩累加;
错误检测和校正电路,所述错误检测和校正电路的输入为所述近似4位乘法器中部分乘积累加结果的自LSB最低有效位起第2至4位的数值,输出为校正值;所述校正值用于消除所述近似4位乘法器输出的所述最终乘积的错误。
6.根据权利要求5所述的近似乘法器,其特征在于还包括:
功率门控电路,用于根据预设的计算精度阈值开启或关闭所述错误检测和校正电路。
7.根据权利要求5所述的近似乘法器,其特征在于还包括:
行波进位加法器,用于获得所述近似4位乘法器的最终乘积的高4位的数值。
8.根据权利要求5至7中任意一项所述的近似乘法器,其特征在于还包括:
1个精确N/2位Dadda树形乘法器,用于计算N位乘数的高N/2位和N位被乘数的高N/2位相乘的精确最终乘积;其中,N=2k,k=3,4,5……;
3个近似N/2位乘法器,用于计算所述乘数和所述被乘数的其他位相乘的近似最终乘积。
9.一种图像锐化电路,其特征在于,包括权利要求5至8中任意一项所述的近似乘法器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军国防科技大学,未经中国人民解放军国防科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010483412.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种阴道炎八联检试剂盒
- 下一篇:多角度金属材料加工用打磨装置