[发明专利]数字锁相回路在审
申请号: | 202010572229.8 | 申请日: | 2020-06-22 |
公开(公告)号: | CN111641410A | 公开(公告)日: | 2020-09-08 |
发明(设计)人: | 周永奇;王晓光 | 申请(专利权)人: | 上海兆芯集成电路有限公司 |
主分类号: | H03L7/099 | 分类号: | H03L7/099;H03L7/18;H03L7/093 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 徐协成 |
地址: | 201203 上海市张*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字 回路 | ||
1.一种数字锁相回路,包括:
时间数字转换器,将反馈时钟信号与参考时钟信号的相位差转换为数字信号;
数字滤波器,对所述数字信号滤波而产生滤波信号;
数字控制振荡器,根据所述滤波信号以及分频信号产生输出时钟信号,其中所述输出时钟信号具有输出频率;以及
分频器,根据所述分频信号,将所述输出时钟信号分频而产生所述反馈时钟信号,其中所述反馈时钟信号的反馈频率为所述输出频率除以所述分频信号。
2.如权利要求1所述的数字锁相回路,其中所述数字控制振荡器具有振荡增益,所述振荡增益随所述输出频率增加而增加。
3.如权利要求1所述的数字锁相回路,其中所述分频信号为二进制码,所述滤波信号为温度计码。
4.如权利要求1所述的数字锁相回路,其中当所述滤波信号及所述分频信号中的至少一个增加时,所述振荡器提高所述输出频率。
5.如权利要求4所述的数字锁相回路,其中所述数字控制振荡器包括:
第一电流镜,将偏压电流乘以第一电流比例而产生第一电流,其中所述第一电流比例与所述分频信号正相关;
第二电流镜,将所述第一电流乘以第二电流比例而产生第二电流;
第三电流镜,将所述第二电流乘以第三电流比例而产生第三电流,其中所述第三电流比例随所述滤波信号增加而增加;以及
振荡器,根据所述第三电流,决定所述输出频率。
6.如权利要求5所述的数字锁相回路,其中所述数字控制振荡器还包括:
第四电流镜,将所述第二电流乘以第四电流比例而产生第四电流;以及
第五电流镜,将所述第三电流以及所述第四电流的和转换成第五电流,其中所述振荡器根据所述第四电流,决定所述输出时钟信号的启始振荡频率,其中所述振荡器响应所述第五电流,决定所述输出频率。
7.如权利要求6所述的数字锁相回路,其中所述第一电流镜包括:
第一晶体管,所述第一晶体管的栅极耦接所述第一晶体管的漏极并接收所述偏压电流,所述第一晶体管的源极耦接接地端;
第二晶体管,所述第二晶体管的栅极耦接所述第一晶体管的栅极,所述第二晶体管的漏极耦接所述第二电流镜且输出所述第一电流,所述第二晶体管的源极耦接所述接地端;
第三晶体管,所述第三晶体管的栅极耦接所述第一晶体管的栅极,所述第三晶体管的漏极耦接所述第二电流镜;以及
第四晶体管,所述第四晶体管的栅极由所述分频信号控制,所述第四晶体管的漏极耦接所述第三晶体管的源极,所述第四晶体管的源极耦接所述接地端。
8.如权利要求7所述的数字锁相回路,其中所述第二电流镜包括:
第五晶体管,所述第五晶体管的栅极耦接所述第五晶体管的漏极且接收所述第一电流,所述第五晶体管的源极耦接电源端;
第一电阻,耦接所述第五晶体管的栅极;
第六晶体管,所述第六晶体管的栅极耦接所述第一电阻,所述第六晶体管的漏极输出所述第二电流,所述第六晶体管的源极耦接所述电源端;
第一电容,耦接在所述第六晶体管的栅极以及所述电源端之间,其中所述第一电阻以及所述第一电容消除所述第四晶体管因所述分频信号而开关所产生的噪声;以及
第七晶体管,所述第七晶体管的栅极耦接所述第六晶体管的栅极,所述第七晶体管的漏极输出所述第二电流,所述第七晶体管的源极耦接所述电源端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010572229.8/1.html,转载请声明来源钻瓜专利网。